- 请问133M的104模块,读写外部数据的带宽是133M*8=1064Mb/s吗 (1篇回复)
- 有用过USB转并口线+Byteblaster的吗? (3篇回复)
- MAX II的CPLD的管教定义图哪里有…… (6篇回复)
- ISE当中IP核datasheet无法打开 (2篇回复)
- 求助,Quartus顶层文件用原理图,用modelsim只能用时序仿真,而不能用功能仿真 (6篇回复)
- 关于niosii软件编译后生成的.hex文件如何下载 (0篇回复)
- 如何在NIOSⅡ9.1中如何向Flash存储器下程序 (11篇回复)
- 小弟真心求教FPGA的实验顺序,还请指点 (6篇回复)
- 好想找一个很会Xilinx的FPGA的师傅啊 (12篇回复)
- 发个别人画的板子 (21篇回复)
- 各位学过以及正在学MICROBLAZE的兄弟,都是看英文资料学的? (0篇回复)
- 这两天好像坛子比较慢 (2篇回复)
- 全桥IGBT的DSP控制20khz高频电源,F28335或F2812输出后经过CPLD或FPGA然后输出到驱动 (19篇回复)
- Cyclone III EP3C120F780 这款芯片的等效门数在多少?? (7篇回复)
- quartus Ⅱ9.1综合奇怪现象 (1篇回复)
- 有谁在NIOS II 上面跑过双核,有没有什么资料可以给小弟参考一下,谢谢! (4篇回复)
- 这块上网本屏怎么样?能用FPGA驱动吗?应该如何驱动? (9篇回复)
- 请教 以太网芯片的电磁耦合变压器问题 (3篇回复)
- 为什么在ALTERA FPGA里采用VERILOG语言的任务和过程不能执行? (3篇回复)
- 刚焊好的一块FPGA板子,呵呵,发上来看看 (4篇回复)
- CPLD驱动4.3寸TFT显示颜色问题 (3篇回复)
- 新来的,报个到~~~ (1篇回复)
- 哪位解决了 quartus 10.0 的问题? (1篇回复)
- nios ii IDE 如何向工程文件夹中添加c代码? 真的找不到(已解决 感谢tear086!) (4篇回复)
- 用QUARTUS II进行波形仿真时在49%卡住,还请指教 (7篇回复)
- 请教EPM240计数用的200MHz使能哪里搞 (1篇回复)
- 听说cyloneII停产了,是真的么? (7篇回复)
- 【John Wakerly 著作】数字设计:原理与实践(原书第4版)—中文版 (10篇回复)
- 请教:关于RGB到灰度图像的转换。 (22篇回复)
- mobile DDR引脚连接 (2篇回复)
- Nano FPGA 使用說明和 VGA IP 代碼 (6篇回复)
- 谁给个两位数码管的计数器 VERILOG 程序啊 初学 最好简单易懂 (1篇回复)
- 没有外部复位信号的CPLD如何自己复位? (1篇回复)
- 菜鸟请教:一段可综合的代码,比如说UART模块,选择放在CPLD 或 FPGA 上,是不是只有适不适 (1篇回复)
- 求助:按键亮灯问题 (0篇回复)
- 关于静态内存的一个问题,求助各位大侠。 (0篇回复)
- [转载].提问的智慧;讲得蛮有道理,推荐大家一起看看 (2篇回复)
- 被verilog 的信号敏感表弄有些糊涂了 (8篇回复)
- 请教:FPGA写flash的问题. (0篇回复)
- 请问各位ISE10.1 对应的版本是不是MODELSIM XE 6.3C (2篇回复)
- 发个刚做的好玩的东西,用CPLD实现均匀分布的噪声 (8篇回复)
- 高教社&XILINX杯 上哪去申请 ISE 10。1 (3篇回复)
- 关于FPGA 逻辑单元 和 门 的问题 (3篇回复)
- 求人设计FPGA和AD的板子 (6篇回复)
- 请教:关于状态机内部输出产生毛刺的问题. (4篇回复)
- 为什么我的程序JTAG下正常,写到flash后就不正常了呢? (2篇回复)
- 求助~~~~SD卡读写的问题,用了网上一个开源的SD IP核 求助 (2篇回复)
- 请大家推荐一款FPGA开发板(ALTERA的最好,带PCI和100M以太网) (4篇回复)
- Verilog HDL 浮点数的表示?请教高手 (2篇回复)
- 四川内寻找对Xilinx的V2系列熟悉的人,对于内嵌PPC405在EDK下的使用,主要是解决项目人 (20篇回复)
- DE2/DE1大学计划IP移植到DE0板上 (0篇回复)
- AD、DA芯片的模拟地与数字地 (11篇回复)
- 关于RAM的俩个初始化文件 (1篇回复)
- 8寸TFT屏控制器硬件怎么做? (1篇回复)
- 快过来 Cyclone III 核心板 (19篇回复)
- 哪位有VQFP100的protel的PCB封装谢谢共享一个 (2篇回复)
- altera sopc builder软件使用中的问题 (1篇回复)
- Nios 打开时出现的问题 (1篇回复)
- 关于verilog双向三态门实现语句的疑问 (0篇回复)
- orcad和modelsim有冲突! (5篇回复)
- 请教:verilog for循环问题 (5篇回复)
- 求推荐一款FPGA开发板(带USB控制器) (8篇回复)
- Spartan+3E用户指南(中文版).doc 不好意思,刚发的帖有人发过了,临时改主题了。 (4篇回复)
- 在NIOS II 里面将采集回来的数据用串口发给电脑,同时在1602液晶上面显示,液晶上显示正 (6篇回复)
- verilog 一个简单的串口程序,编译通不过 (1篇回复)
- FPGA进出人系统求助! (43篇回复)
- 500万门级的FPGA芯片要多少钱? (2篇回复)
- 高端FPGA的供电方案(virtex-5) (9篇回复)
- ISE设置问题,急!!!!!!!!!!!!! (2篇回复)
- 急,请问怎么简单直接的烧录EPM3064的程序啊,用什么软件? 在线等... (4篇回复)
- 问个μC/OS 问题。 (0篇回复)
- 请教一下各位,用USB下载线能直接通过JTAG口将EPM240内的程序读出来吗? (6篇回复)
- 哪位有GX-SOPC-EP3C55-FBGA484核心板 实验仪等光盘上传一下!!!! (0篇回复)
- 请大家推荐一款TFT屏 (16篇回复)
- 如何把大量语音文件放进NANDFLASH(K9F5608U0D)里 (8篇回复)
- 请教VHDL高手__按键加减 (2篇回复)
- 谁来讲讲LCD彩屏种类! (9篇回复)
- 如何进行有符号小数乘法运算?(Verilog) (0篇回复)
- 请下载了ispLEVER8.1并可以用的朋友能帮忙回复一下!!! (7篇回复)
- 为啥有的开发板采用专用的flash芯片,有的开发板没要,只用了sdram和epcs芯片,比如瑞哥的 (4篇回复)
- 编译出错,搜了好久,也没有一个正确的解释! (2篇回复)
- 发个资料 NIOSII那些事rev1.0.pdf (3篇回复)
- 请教定点数的乘法!!! (1篇回复)
- 请大家帮忙检查 (7篇回复)
- 新手报道啦,希望关照 (2篇回复)
- 请教关于Quartus的CIC滤波器IP核使用 (3篇回复)
- 求助ep3c JTAG 检测不到芯片 电路图对么 (12篇回复)
- FPGA I/O与外部器件接口的延时问题 (4篇回复)
- 关于NIOS II中位域使用的几点疑问 (8篇回复)
- 求XILINX SPARTAN 3E的例程,自己写的,或给个下载地址也行啊 (1篇回复)
- 麻烦熟悉校验的DX帮忙看看下面的数据大概用的什么算法 (1篇回复)
- 我来报到了,有谁可领路? (2篇回复)
- 请问下,这个68013下载器是用什么驱动,找不到原来的驱动光盘了,据说是原先是下载 alt (8篇回复)
- 恳请“tear086 .COM 缺氧”继续传特权视频后面的26-35啊,谢谢! (4篇回复)
- ISE综合错误:Failed to synthesize logic for signal (0篇回复)
- 求助:怎么实现时钟与放向信号转成正交编码输出信号 (3篇回复)
- 求助!关于温补晶振输出放大问题 (1篇回复)
- 初学者请教,时钟50MHz,如下程序是否能产生1us、1ms、1s的时钟 (3篇回复)
- 单片机堆栈问题.(这人多哦,就发这了) (9篇回复)
- NIOS II中,在关掉定时器后,再打开定时器的一些时间问题 (1篇回复)