- 关于FPGA的SDRAM,很奇怪的问题。。。 (9篇回复)
- fpga读写CY7C131失败,原因未知 (0篇回复)
- 请问有ISE 13.2中文资料或者书籍?最好经典的 (5篇回复)
- FPGA初学者适用,个人觉得超好!!!! (29篇回复)
- 3000价位的官方开发板,大家发表点意见~ (11篇回复)
- 哪位好心人能上个VHDL SDRAM的读写模块吗? (2篇回复)
- 使用quaruts ii 的fifo完成8位的1584图像帧写入FIFO,如何实现... (1篇回复)
- VerilogHDL那些事儿 这个教程怎么样? (1篇回复)
- signaltap中trigger in和观测信号的trigger conditions有什么关系 (1篇回复)
- xilinx virtex5系列fpga的ucf文件修改 (0篇回复)
- 有人用过THS5651这款芯片没 (12篇回复)
- 为什么lcd不显示,附工程请教!!! (4篇回复)
- 怎么将一个WAV 音乐文件数字化? (7篇回复)
- iBoard任意波形发生器 衰减网络 (11篇回复)
- 感觉FPGA要深入学习的话,实在是太难了 (53篇回复)
- cadence 怎样把原理图导出verilog (5篇回复)
- 大家看别人写的FPGA代码有没什么好的建议? (5篇回复)
- 用FPGA产生的正弦信号 (14篇回复)
- Nios II 系统时钟问题 (8篇回复)
- 关于SN65LV1023。。弄了很多天。。请知道的朋友指教下。。感激不尽。。 (16篇回复)
- FPGA模拟AWGN,求思路 (9篇回复)
- DE2-115 引脚分配经常出现“Some pins have incomplete I/O assignments” (4篇回复)
- Xilinx ISE的原理图中如何加入DCM或是其它IPcore模块? (9篇回复)
- dcm生成模块有问题,帮忙解决一下吧 (7篇回复)
- 求 VerilogHDL 那些事儿-建模篇 v5 (最后更新) 资料 (4篇回复)
- 请问各位过来人,做"硬件工程师"好,还是做"FPGA工程师"好? (40篇回复)
- DE2-115做LED实验的时候,需要注意哪些问题? (9篇回复)
- 关于Timing requirements not met 的问题! (2篇回复)
- dsp build怎么只有一个库呢? (1篇回复)
- 大家写状态机的时候都怎么给状态命名? (2篇回复)
- 求教,关于EP3C25的JTAG下载问题 (6篇回复)
- 汗,我发现能把 EP3C5E144 当 EP3C10E144使 (19篇回复)
- 请教:如何由熔丝图文件反推CPLD各引脚的连接关系? (0篇回复)
- cy7c68013a 做usb blaster怎么改程序,我改的不对,用不了。 (5篇回复)
- [Verilog HDL建模技巧] 低级建模 之 VGA全驱动 (21篇回复)
- 请问FPGA可否输入负电平? (8篇回复)
- CRC32 求助 (1篇回复)
- QuartusII不同版本的优化问题 (3篇回复)
- 能否将DE2外扩SDRAM? (7篇回复)
- 求一个基于SRAM的FIFO设计,谢谢! (1篇回复)
- 我有一块AA084VC03液晶触摸显示屏,TFT液晶屏驱动芯片是EPM240T100C5N,没有接口资料。 (3篇回复)
- (求助)怎么让DE2跑到100MHz? (7篇回复)
- 请教如何使用FPGA同步采集数据? (13篇回复)
- 求教见多识广的大侠们:哪家的CPLD或者FPGA的工作电压(IO工作电压)可以是5V的啊??? (11篇回复)
- FPGA的输出脚,不能接两个模块,求大虾指教... (7篇回复)
- ACTEL AP060 等精度频率计 (2篇回复)
- M25P16与EPCS16应该能完全兼容吧? (2篇回复)
- 请问有没有办法破解QuartusII11.0的一些收费IP核呢? (2篇回复)
- NIOS的RST脚问题! (3篇回复)
- 转让官方Altera FPGA开发板 Cyclone II Starter Development Kit (14篇回复)
- 大神们 quartusii里面的libraries那么少东西啊? (0篇回复)
- 求大神进!!!ADPLL 中心频率与输入信号的频率 (3篇回复)
- 数字锁相环 分频器系数怎么计算 (2篇回复)
- usb blaster驱动安装不了 (4篇回复)
- 请教CPLD控制sn65lv1023a的问题 (4篇回复)
- 单片机与FPGA如何通信? (8篇回复)
- epm240下载完后,是自动运行,还是重上电后运行? (6篇回复)
- 哪一种FPGA片子有Cortex-M3的内核? (4篇回复)
- 求二手书一本《设计与验证 - - Verilog HDL》EDA先锋的 (3篇回复)
- 问个关于noisII的问题 (0篇回复)
- CPLD在QUARTUS II下面不能通过USB BLASTER下载程序 (4篇回复)
- 请教下FPGA在低温下出故障的问题 (5篇回复)
- 据说Quartus 12的完整版能增量编译,求方法 (4篇回复)
- spartan6配置遇到奇怪问题,熟悉请进!谢谢! (4篇回复)
- 【资料下载】Altera FPGA的下载与配置方法 (4篇回复)
- 求教关于下变频到零中频载波不同步引起的相位频移的问题 (5篇回复)
- 为何移位个数变量没有指定进制和位数? (2篇回复)
- ALTERA USB Blaster 是否可以用于下载EPM7128程序 (1篇回复)
- CPLD软件仿真有异常,求助大家 (12篇回复)
- fpga能实现相位比较不 (7篇回复)
- 想请问下 什么是fpga的算法? (1篇回复)
- FPGA,Verilog #延时仿真问题 (7篇回复)
- Testbench中存在两个例化模块该如何调用modelsim仿真? (2篇回复)
- 光端机设计与开发,本论坛有人做吗 (5篇回复)
- 求稳定版本Quartus II软件,12.0怎么样? (11篇回复)
- 有正准备入门FPGA的兄弟吗? 一起走、、、 (23篇回复)
- 编程verilog多还是片上系统c多???????????????? (2篇回复)
- 光电编码器的4倍频率CPLD的实现(verilog-HDL程序+图) (28篇回复)
- 求推荐SPARTAN6+DDR2的学习板 (13篇回复)
- FPGA_Modbus (4篇回复)
- lpm中未读取的数据表示? (0篇回复)
- NIOS调试出现的问题。。。急~~ (0篇回复)
- 求 Quartus II 生成 pof下载文件的步骤 。 (4篇回复)
- 困惑的FPGA (15篇回复)
- 哪位大侠一份ISE13.2 IP核的破解文件 ? (0篇回复)
- 求助,期望高手解决!用fpga做的高容量的sd卡spi的问题? (9篇回复)
- 记录一下遇到1117-3.3不能正常输出电压的一个问题 (1篇回复)
- 画带SDRAM或sram的fpga板子的一个问题 (4篇回复)
- 关于FPGA的一个原理图,大侠解释下,谢了! (10篇回复)
- 共享:Xilinx ISE 13.2 licenses (12篇回复)
- 关于DE2 VGA驱动的一些问题 求教各位大神 (2篇回复)
- 参加全国巡回电设培训(TI杯) 考来的资料 对初学者帮助很大 (39篇回复)
- 大家仿真cyclone iv都用什么软件仿真? (2篇回复)
- 谁有opencores的账号啊? (12篇回复)
- Verilog PCF8563控制程序 (1篇回复)
- 求助 (0篇回复)
- 请问modelsim SE6.5打开为什么这么慢 (5篇回复)
- quartus编译时出现的问题 求解决! 谢谢~~ (8篇回复)
- modelsim_se_10.0c 为非altera版本,如何使用quartus ii的库文件? (2篇回复)
- quartus自动优化问题 (2篇回复)