虽然用不上,顶一层 工程更新到一楼了哈 打个广告,买芯片的找我哈 牛,膜拜大神 可以啊 没有烂尾就不错了 {:handshake:}{:handshake:}{:handshake:} 支持支持一下 支持一下开源精神 先顶为敬,支持楼主{:smile:} 支持支持一下,来顶楼 加盖一层,早日实现LZ愿望。
帮顶一层。。。 支持楼主,盖一层 特来支持楼主,加盖一层 来支持楼主,继续加盖 100楼到了,我看那个外壳好像3D打印的, 嘉立创CNC可以联合搞一个 优惠示波器 套件, 材质可以是 铝件 或 亚克力 或 其他材质,更好的把 核心组件保护起来; 价格不错,有需要的同志们冲啊 太厉害了,支持一个 先顶后浏览 为楼主的坚持点赞,同时感谢分享 支持开源! 本帖最后由 brother_yan 于 2022-12-30 21:40 编辑
简单看了一下源代码,似乎是直接抽取?建议抽取前加数字滤波,然后再抽取,否则会混叠。同时建议抽取出最大和最小值,用淡颜色画出条带,这样可以直观显示出当前时间轴尺度是否合适。下图是某示波器测试1MHz的信号
最后,FPGA有淘宝店么?能开票么?
顶起来~~~ 帮盖一层。。。 想入下门,使用一下基本功能。 楼主不错,顶一个! 牛逼 帮顶一下 牛逼,这个性价比很高啊 给力 支持楼主,厉害了! brother_yan 发表于 2022-12-30 20:01
简单看了一下源代码,似乎是直接抽取?建议抽取前加数字滤波,然后再抽取,否则会混叠。同时建议抽取出最大 ...
(引用自121楼)
谢谢brother_yan的热心建议,关于混叠我之前思考过,认为不会出现,当然输入频率如出现125Mhz(采样频率) + f1 ,混叠就会出现, 另模拟电路的带宽也能阻碍这个条件,
不知道我的想法对不对 akey3000 发表于 2022-12-30 15:54
ls各位大佬是真心对fpga感兴趣么?都想成为全栈大神么?技术学得再多,也不过是搬砖 ...
(引用自95楼)
让搬砖的姿势更妖娆一些!{:lol:} 赞一个,超便宜芯片 楼主拿这个芯片弄一个开发板出来卖。 hxl_led 发表于 2022-12-31 09:24
谢谢brother_yan的热心建议,关于混叠我之前思考过,认为不会出现,当然输入频率如出现125Mhz(采样频率) + f ...
(引用自130楼)
不是,抽取相当于降采样率。比如100 MSPS采样,但是显示的时候每隔100个采样值选1个画点,那么实际的采样率是 1 MSPS。你可以试试把自己做的示波器时基调成1 ms/div,然后把信号频率由小调到大,就会看到混叠效应了。 brother_yan 发表于 2022-12-31 11:17
不是,抽取相当于降采样率。比如100 MSPS采样,但是显示的时候每隔100个采样值选1个画点,那么实际的采样 ...
(引用自134楼)
这是没错啊,1M采样,那岂不是很容易混叠 brother_yan 发表于 2022-12-31 11:17
不是,抽取相当于降采样率。比如100 MSPS采样,但是显示的时候每隔100个采样值选1个画点,那么实际的采样 ...
(引用自134楼)
有点迷糊是不是可以理解成我用10ms档想测试50Hz信号的,但您确输入1Mhz的信号, 125Mh采集这个1Mhz信号肯定是不会有问题的,
但显示的档位错了,就看不准了 hxl_led 发表于 2022-12-31 12:19
有点迷糊是不是可以理解成我用10ms档想测试50Hz信号的,但您确输入1Mhz的信号, 125Mh采集这个1Mhz信 ...
(引用自136楼)
是这样的。 本帖最后由 brother_yan 于 2022-12-31 15:20 编辑
补上一个仿真:
100 MSPS采样率,信号101 kHz,屏幕横轴有1000个点,时基选择1 ms/div
#!/usr/bin/env python3
# -*- coding: utf-8 -*-
# author : brother_yan
import numpy as np
import matplotlib.pyplot as plt
f = 101e3 # Hz
t = np.arange(0, 10e-3, 10e-9) # 100 MSPS
v = np.sin(2 * np.pi * f * t)
# 抽取
tt = t[::1000]
vv = v[::1000]
# 最最简单的数字滤波
#vv = []
#for i in range(0, len(v), 1000):
# vv.append(np.average(v))
# plot
plt.plot(tt * 1e3, vv)
plt.ylim(-1, 1)
plt.xlabel('t(ms)')
plt.grid()
plt.show()
可以发现混叠了
如果在抽取的时候加一个最最简单的数字滤波--取平均,混叠小很多
顶起来! 支持楼主开源 支持楼主。。。 支持楼主搞开发板 支持楼主,帮顶一层 顶一个。楼主厉害了! 帮顶一层 套件链接,或者成品链接! mashan75 发表于 2023-1-1 09:31
套件链接,或者成品链接!
(引用自146楼)
我在闲鱼上挂了一块我做的板子,搜 FPGA示波器 就可以找到 支持楼主,收藏学习 brother_yan 发表于 2022-12-31 15:08
补上一个仿真:
100 MSPS采样率,信号101 kHz,屏幕横轴有1000个点,时基选择1 ms/div
(引用自138楼)
感谢网友brother_yan的热心回复! 楼主威武,顶一层 多谢楼主共享 为楼主的开源,支持一下。 楼主厉害了。盖个楼。{:titter:} 只能顶了。。。。 不错,这个要顶 这个必须要顶 利害3,赞
帮顶一层。。。 支持楼主,学习一下 楼主精神可嘉,坚持完成一个作品 楼主厉害呀 楼主厉害!另想采购一台,搜索了下咸鱼,名字是叫诚信经营的店铺吗??{:smile:} 梦幻时空 发表于 2023-2-6 17:48
楼主厉害!另想采购一台,搜索了下咸鱼,名字是叫诚信经营的店铺吗?? ...
(引用自162楼)
是的哈感谢惠顾 hxl_led 发表于 2023-1-1 22:29
感谢网友brother_yan的热心回复!
(引用自149楼)
成品链接 , 找不到,FPGA 示波器找 不到, blankly503 发表于 2023-2-8 08:08
成品链接 , 找不到,FPGA 示波器找 不到,
(引用自164楼)
【闲鱼】https://m.tb.cn/h.UnW3TIX?tk=1iBed6INsOo CZ0001 「我在闲鱼发布了【xc6vlx365t 开发板,示波器xc6vlx365t】」
点击链接直接打开 支持楼主,盖一层 支持楼主,盖一层 顶楼主,盖一层!真是FPGA骨灰级玩家! 楼主,这个bom成本做到了多少?
页:
1
[2]