|
我想使用zcu104 解串10通道的数据1通道时钟,1:12解串,数据速率应该是288M DDR,我参考了xapp1315,这个是1:7的接收使用ibufds+idelay3+iserdes3 ,参考设计里面的一些参数我不太明白为什么要那么设计,我的问题是
1.CLK_pattren这个值应该如何在8:12修改,它似乎在8:7使用。如果我想在8:12使用这个CLK_pattren,应该怎么修改呢
2. 相位训练里面的这个停止条件是怎么确定的呢,为什么update_seq 要设定这三个值呢。
3.这个DELAY_VALUE 为什么要设定( (CLKIN_PERIOD*1000)/7)呢
这儿是参考设计的.v文件
另外我看到了之前的帖子 使用IBUFDS+Idelay3+IDDRE 那么idelay3的动态延时应该要怎么确定呢。ibufds之后都是单端信号么,动态相位调整的原理是什么呢 |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?注册
x
阿莫论坛20周年了!感谢大家的支持与爱护!!
知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)
|