搜索
bottom↓
回复: 22

请教DDR2 布线 长度控制问题

[复制链接]

出0入55汤圆

发表于 2016-7-30 09:53:12 | 显示全部楼层 |阅读模式
DDR2布线长度如下:
地址线A在(包括A0~A14,BA0~BA2):1232~1254mil
数据线D在(包括D0~D15,DQS差分线,DM):677~720mil
时钟差分线(包括CLK,CLK#):748mil
其他线:
CLKE:670mil
CAS:887mil
RAS:640mil
WE:532
ODT:682
CS:986mil

请问以上有没有问题?
主控用的是飞思卡尔的 i.mx283

阿莫论坛20周年了!感谢大家的支持与爱护!!

你熬了10碗粥,别人一桶水倒进去,淘走90碗,剩下10碗给你,你看似没亏,其实你那10碗已经没有之前的裹腹了,人家的一桶水换90碗,继续卖。说白了,通货膨胀就是,你的钱是挣来的,他的钱是印来的,掺和在一起,你的钱就贬值了。

出0入0汤圆

发表于 2016-8-1 14:03:20 | 显示全部楼层
搭车问下有没有这方面(SDRAM,DDR2)布线的资料可供参考

出0入0汤圆

发表于 2016-8-1 14:40:59 | 显示全部楼层
差距不少,裕量不足,即使能跑的起来,也未能确保批量,建议做下等长。

出0入4汤圆

发表于 2016-8-1 14:46:46 | 显示全部楼层
DDR2必须等长。控制在+/-5mil 以内,不然跑不起来。

出0入4汤圆

发表于 2016-8-1 14:48:04 | 显示全部楼层
不仅等长还要做3W距离针对串扰问题。阻抗控制在50ohm

出0入22汤圆

发表于 2016-8-1 15:04:36 来自手机 | 显示全部楼层
ghhuang 发表于 2016-8-1 14:48
不仅等长还要做3W距离针对串扰问题。阻抗控制在50ohm

ddr3是不是更严格?

出0入4汤圆

发表于 2016-8-1 15:11:26 | 显示全部楼层
zxq6 发表于 2016-8-1 15:04
ddr3是不是更严格?

DDR3误差控制更小些。

出0入0汤圆

发表于 2016-8-1 15:29:53 | 显示全部楼层
zxq6 发表于 2016-8-1 15:04
ddr3是不是更严格?

对于DDR1/2,需要设定每条地址到达同一片DDR的距离保持等长
对于DDR3,地址线的等长往往需要过孔来配合,具体的规则均绑定在过孔上和VTT端接电阻上,如CPU的地址线到达过孔的距离等长,过孔到达VTT端接电阻的距离也等长。
很多时候,地址线的等长要求不严格,特别是只有一个芯片的时候

出0入12汤圆

发表于 2016-8-1 15:40:41 | 显示全部楼层
看图,一图破三观,我就路过

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入0汤圆

发表于 2016-8-1 15:43:24 | 显示全部楼层
上传一个layout guide,里面有DDR2的规格。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入55汤圆

 楼主| 发表于 2016-8-1 17:59:56 | 显示全部楼层
daleda 发表于 2016-8-1 14:40
差距不少,裕量不足,即使能跑的起来,也未能确保批量,建议做下等长。

这个布线是参考飞思卡尔的开发板布的,几乎差不多。。。但没跑过开发板,再加上自己也改了一点。所以心里没什么底。。看你这个回复顿觉不妥啊~~~还是改改吧。。

出0入55汤圆

 楼主| 发表于 2016-8-1 18:03:31 | 显示全部楼层
ghhuang 发表于 2016-8-1 14:48
不仅等长还要做3W距离针对串扰问题。阻抗控制在50ohm

3W指的是线线中心距离是线宽的3倍还是线边?必须3W吗?这个主控2W行不行?官方的开发板地址那些都是比线宽大一点。。

出0入55汤圆

 楼主| 发表于 2016-8-1 18:04:57 | 显示全部楼层
javabean 发表于 2016-8-1 15:29
对于DDR1/2,需要设定每条地址到达同一片DDR的距离保持等长
对于DDR3,地址线的等长往往需要过孔来配合, ...

这个设计只有一个DDR。。。是不是可以没那么严格?

出0入55汤圆

 楼主| 发表于 2016-8-1 18:06:55 | 显示全部楼层
jianbo513 发表于 2016-8-1 15:43
上传一个layout guide,里面有DDR2的规格。

非常感谢啊!这个很有价值!!不过有一点,线距12mil是不是大了一点?这个好像有点难改。。。。

出0入55汤圆

 楼主| 发表于 2016-8-1 18:07:59 | 显示全部楼层
jianbo513 发表于 2016-8-1 15:43
上传一个layout guide,里面有DDR2的规格。

还有,+-100mil是指两线长度差在100mil内还是200mil内?

出0入0汤圆

发表于 2016-8-1 19:59:14 | 显示全部楼层
做高速板,阻抗 串扰 等长时序 电源  都是必不可少的。

出0入0汤圆

发表于 2016-8-1 20:11:24 | 显示全部楼层
jssd 发表于 2016-8-1 18:03
3W指的是线线中心距离是线宽的3倍还是线边?必须3W吗?这个主控2W行不行?官方的开发板地址那些都是比线 ...

线线中心距是线宽3倍。3W是一般推荐的,一般情况下3W可以使串扰下降很多,2W的话行不行得仿真或是实测,和你的DDR速率、耦合长度等有关。

出0入0汤圆

发表于 2016-8-1 20:54:15 | 显示全部楼层
厂商一般都会有PCB设计指南,参考所用芯片的手册,照办基本没问题。

信号一般分两大类。
- 单向,参考CLK的全组等长,比如CLK,CKE,CAS,RAS,CS,WE,CKE,等等等。
- 数据线,8Bit一组组内等长。

等长的精确性和芯片的速度以及实际用到CLK速度有关;芯快用的慢就余量就大。1mm带来的延迟大约是70ps,可以估算一下。
注意,等长的终极目的在于等延迟,严格等长是每层、过孔相等/相同。

干扰可以跑一下SI分析。

出0入4汤圆

发表于 2016-8-3 13:17:28 | 显示全部楼层
jssd 发表于 2016-8-1 18:03
3W指的是线线中心距离是线宽的3倍还是线边?必须3W吗?这个主控2W行不行?官方的开发板地址那些都是比线 ...

中心距,做不到就做2W。

出0入0汤圆

发表于 2016-8-4 08:59:28 来自手机 | 显示全部楼层
skynet 发表于 2016-8-1 15:40
看图,一图破三观,我就路过

我晕,这样都能工作?

出0入0汤圆

发表于 2016-8-4 09:23:33 | 显示全部楼层




资料见上。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入55汤圆

 楼主| 发表于 2016-8-4 16:08:34 | 显示全部楼层

灰常感谢啊!正是需要这个!!!!谢谢!!!!

出0入0汤圆

发表于 2016-9-3 17:43:26 | 显示全部楼层
感谢楼主分享
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-10-3 02:16

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表