搜索
bottom↓
回复: 4

请教DDR3等长约束条件

[复制链接]

出0入0汤圆

发表于 2016-7-15 22:27:36 | 显示全部楼层 |阅读模式
以前也画过DDR3的板子,当时布线比较顺,等长很容易就严格地实现了。
现在画的另一块板子,连通线后,发现长度相差较大,不好调整,查了下网上说的一些约束条件,发现描述的差异很大,所以特地来请教下一般的DDR等长约束应该是怎样的。
下面是查到的一些说法:
1. 差分线 误差5mil。  这个一般没问题,一般都是相邻的线,比较好调等长。
2. 地址/控制线 比 时钟线,误差0~1400mil/0~300mil/+-600mil/+-100mil/-1000~-1200mil,说法比较多,有些要地址比时钟长,有些要时钟长,有些又是可以正负误差,这里就很迷惑了。
3. 数据线 比 时钟线, 误差0~-200mil,+-400mil,+-250mil,也是时钟线要更长?或者可以正负误差?
4. 数据线组内误差,200mil,+-200mil,+-100mil

请熟悉PCB设计的前辈指点下,上面这些约束到底哪种靠谱些?

阿莫论坛20周年了!感谢大家的支持与爱护!!

你熬了10碗粥,别人一桶水倒进去,淘走90碗,剩下10碗给你,你看似没亏,其实你那10碗已经没有之前的裹腹了,人家的一桶水换90碗,继续卖。说白了,通货膨胀就是,你的钱是挣来的,他的钱是印来的,掺和在一起,你的钱就贬值了。

出0入0汤圆

发表于 2016-7-16 08:06:01 | 显示全部楼层
如果是数据线的话,同组内可互换。

出235入8汤圆

发表于 2016-7-16 08:41:14 | 显示全部楼层
我们公司做法是,组内50MIL,组间100MIL.
我觉得你如果可以做到间距4W的问,这个值可以放大一倍。数据间的串扰比等长更重要。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入0汤圆

 楼主| 发表于 2016-7-16 10:45:49 来自手机 | 显示全部楼层
z31com 发表于 2016-7-16 08:41
我们公司做法是,组内50MIL,组间100MIL.
我觉得你如果可以做到间距4W的问,这个值可以放大一倍。数据间的 ...

间距是按线中心算还是按线内沿算呢?
时钟线是否一定要长于地址线?还是说误差可正可负?
蛇形走线也会引起更大的串扰,是否有时候应该牺牲一些等长?

出0入0汤圆

发表于 2016-9-20 16:08:27 | 显示全部楼层
这个确实漂亮
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-10-3 02:13

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表