搜索
bottom↓
回复: 6

时序约束就是 改变 逻辑器件和连线的在FPGA上的位置?

[复制链接]

出0入0汤圆

发表于 2016-6-4 19:07:35 | 显示全部楼层 |阅读模式
时序约束除了 改变 逻辑器件和连线的在FPGA上的位置 ,(通过位置进一步改变了 时序性能)
不会对FPGA产生 其他什么物理上的改变了吧 ?

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入442汤圆

发表于 2016-6-4 23:17:40 来自手机 | 显示全部楼层
你这不是废话是什么?芯片除了会冒烟,不会发生别的变化。

出0入0汤圆

发表于 2016-6-5 12:23:56 来自手机 | 显示全部楼层
FPGA芯片内部,各个门电路的延迟时间基本是一样的,或者说厂家肯定清楚,所以当你需要特定延迟的时候,厂家通过修改器件的物理位置,保证关键时序能够满足作者的延迟时间要求,所以说,改变调用器件位置是最简单,可行的方案。至于其他的方案,估计都是厂家的商业机密,不会告诉你

出0入0汤圆

 楼主| 发表于 2016-6-8 23:40:03 | 显示全部楼层
本帖最后由 atom100 于 2016-6-8 23:41 编辑
wye11083 发表于 2016-6-4 23:17
你这不是废话是什么?芯片除了会冒烟,不会发生别的变化。


呵呵,我是说 是不是除了改变 所实现的各种电子器件的位置,还有别的什么方式 造成了延迟的改变 ?

出0入0汤圆

 楼主| 发表于 2016-6-8 23:40:22 | 显示全部楼层
本帖最后由 atom100 于 2016-6-8 23:41 编辑
bj232 发表于 2016-6-5 12:23
FPGA芯片内部,各个门电路的延迟时间基本是一样的,或者说厂家肯定清楚,所以当你需要特定延迟的时候,厂家 ...


嗯,别的方式就是有,也不说,是公司的商业机密

出0入442汤圆

发表于 2016-6-9 00:12:22 来自手机 | 显示全部楼层
atom100 发表于 2016-6-8 23:40
嗯,别的方式就是有,也不说,是公司的商业机密

fpga没有你想象中的神秘。所有厂商都是大同小异。布线盘采用一种Pass Gate晶体管结构,估计是NMOS+PMOS,SRAM+反相器(仅需要2个晶体管)驱动。厂商也只能保证最坏时间,布线器其实就是用最小生成树去摆放布线,Seed就是生成树的初始节点而已。至于硬IP,则是厂商设计或购买的,你只有使用权而已。

出0入0汤圆

 楼主| 发表于 2016-6-9 00:30:59 | 显示全部楼层
嗯,thank,受教
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 01:14

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表