搜索
bottom↓
回复: 4

verilog的 inter ,real, time,realtime只能用于仿真吧?

[复制链接]

出0入0汤圆

发表于 2015-10-7 00:20:22 | 显示全部楼层 |阅读模式

1. 处 就是 说明 integer 只能用于仿真吧 ?
2. 但可以用作实数仿真时间的保存与处理,是啥意思 ?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入0汤圆

发表于 2015-10-7 00:55:13 | 显示全部楼层
本帖最后由 willX 于 2015-10-7 00:56 编辑

1. integer就是整形变量,只用在testbench代码中做变量,用来仿真你写好的FPGA模块。
2. realtime其实是testbench的系统变量,一般这么用:
$fwrite(file_id,"At time%t a=%b b=%b",$realtime,a,b);  //将仿真的实时时间以及变量a、b写入file_id指向的文件。
所以,这个realtime其实就是“仿真系统时间”,所以这个变量是无法写入FPGA的,只能在tb中用。

出0入8汤圆

发表于 2015-10-7 01:10:50 | 显示全部楼层
verilog 有可综合语句和不可综合语句,可综合指那些可以综合成FPGA(ASIC)中某种结构的语言要素。而不可综合则主要用于设计的验证、仿真。

出20入186汤圆

发表于 2015-10-7 08:51:57 | 显示全部楼层
你只认准REG就可以了

出0入0汤圆

 楼主| 发表于 2015-10-7 22:02:45 | 显示全部楼层
willX 发表于 2015-10-7 00:55
1. integer就是整形变量,只用在testbench代码中做变量,用来仿真你写好的FPGA模块。
2. realtime其实是tes ...

我是接收的别人的代码里 有用interger这几种变量的,
竟然 里面定义有interger变量 ?
而且ise编译综合通过了,功能实现了,唯一缺点是不稳定,跑几天就飞了
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-26 23:19

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表