搜索
bottom↓
回复: 9

CPLD抗干扰有多强?受干扰后会出现死机吗?

[复制链接]

出0入0汤圆

发表于 2014-12-13 14:41:26 | 显示全部楼层 |阅读模式
项目中需要32个出入,32个输出IO,单片机剩余IO不够,想用CPLD来扩展,用于工业控制,强电流,强磁场干扰环境,
单片机死机了看门狗还能复位一下,就想到CPLD会不会有死机的可能?请各位大神解答解答
我认为,CPLD的实现是靠纯逻辑时序关系,即使受到干扰导致逻辑出错,在干扰消失之后,它也会自行恢复,是这样不?

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入4汤圆

发表于 2014-12-13 14:58:08 | 显示全部楼层
可编程逻辑最终实现形式是电路。要是设计中使用状态机之类的进行流程控制,也会出现死锁等情况。也可以设计看门狗监控电路进行保护。

出0入0汤圆

发表于 2014-12-13 15:08:09 | 显示全部楼层
用ACTEL的芯片就不用担心干扰了

出0入0汤圆

发表于 2014-12-13 15:18:22 | 显示全部楼层
纯组合逻辑应该是楼主说的那样,而有寄存器的时序逻辑被干扰改变后不能自行恢复

出0入0汤圆

发表于 2014-12-13 15:19:09 | 显示全部楼层
死机不用出现,但出现逻辑碰撞会出现不符合的动作

出0入0汤圆

发表于 2014-12-13 15:21:33 | 显示全部楼层
cpld也有全局复位端,单片机复位后也给cpld一个复位脉冲不就行啦

出0入0汤圆

发表于 2014-12-13 15:35:14 | 显示全部楼层
spcm 发表于 2014-12-13 15:21
cpld也有全局复位端,单片机复位后也给cpld一个复位脉冲不就行啦


这个说的是重新加载,全局复位不能处理LE状态出错的问题的

查了一下,FPGA有重新加载的引脚,EPM240 之类CPLD没有专用的按键,使用JTAG有专用的复位命令

出0入0汤圆

 楼主| 发表于 2014-12-13 15:55:23 | 显示全部楼层
感谢大家的回复。

扩展IO基本就是纯逻辑的,寄存器很少,

那就让单片机不断的对寄存器进行读写,即使受干扰了也能很快恢复。是不是可以这样?

出0入22汤圆

发表于 2014-12-13 16:00:07 | 显示全部楼层
ahong2hao 发表于 2014-12-13 15:55
感谢大家的回复。

扩展IO基本就是纯逻辑的,寄存器很少,

可以,比如epm240,可以当做一个逻辑资源非常少的fpga来用,所以,可以设计一个外部的复位端。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-26 23:44

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表