搜索
bottom↓
回复: 8

这样用verilog写的序列检测器对不??

[复制链接]

出0入0汤圆

发表于 2014-8-27 22:22:59 | 显示全部楼层 |阅读模式
//序列信号检测器 1100_1011,检测到就输出一拍高电平
module sq_check(clk,rst,din,out);
input clk,rst,din;
output out;
reg [7:0] buf;

always @ (posedge clk or negedge rst)
if(!rst)
        buf <= 8'd0;
else
        begin
                buf <= {buf[6:0],din};
        end

assign out = (buf == 8'b1100_1011) ? 1 : 0;

endmodule

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

 楼主| 发表于 2014-8-27 22:31:30 | 显示全部楼层
自顶一发。。

出0入0汤圆

发表于 2014-8-28 00:12:54 | 显示全部楼层
似乎没有问题啊,仿真通过了么?

出0入8汤圆

发表于 2014-8-28 00:51:21 | 显示全部楼层
经典方法是用FSM吧。

出0入0汤圆

 楼主| 发表于 2014-8-28 10:46:11 | 显示全部楼层
cxhy 发表于 2014-8-28 00:12
似乎没有问题啊,仿真通过了么?

仿真了一下 首先是犯了一个语法错误,buf是关键字。。。修改之后 没有问题了。。。

出0入0汤圆

 楼主| 发表于 2014-8-28 10:46:44 | 显示全部楼层
gutao007 发表于 2014-8-28 00:51
经典方法是用FSM吧。

那个稍显麻烦了。。

出0入0汤圆

发表于 2014-8-28 11:50:12 来自手机 | 显示全部楼层
用fsm貌似还有到底七个状态还是八个状态的分歧。貌似夏雨文的那书上用例是多个状态,有网友少个状态也能正常工作。后有高手指出如少那个状态上个序列结束的lsb可能成为下一序列的msb参与检测

出0入0汤圆

发表于 2014-8-28 13:21:25 | 显示全部楼层
不需要状态机,直接assign out = (buf ^ 8'b1100_1011) ;

出0入0汤圆

发表于 2014-8-28 14:28:29 | 显示全部楼层
7802848 发表于 2014-8-28 13:21
不需要状态机,直接assign out = (buf ^ 8'b1100_1011) ;

楼主这个代码一个时钟周期只会来一个bit的数据,所以需要使用中间变量暂存一下。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 03:23

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表