搜索
bottom↓
回复: 3

FPGA接高速AD出现问题

[复制链接]

出0入0汤圆

发表于 2014-7-17 12:45:41 | 显示全部楼层 |阅读模式
cyclone iv接采样率200M的ADC08200,用示波器测试ADC输入到FPGA引脚的数据线,发现出现类似振铃的信号,很严重,应该是阻抗匹配出现问题,而FPGA里面只有片内串行终端电阻,我这样的情况应该要用并联终端匹配吧?或者在ADC的输出端接串行终端电阻,而FPGA端就不用接。还是两边都要接?能否用FPGA的上拉电阻来代替并行终端匹配电阻?。

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入0汤圆

发表于 2014-7-17 19:53:09 | 显示全部楼层
一般接串行终端电阻方便点

出0入442汤圆

发表于 2014-7-17 23:55:08 来自手机 | 显示全部楼层
fpga输入一般为smitter触发器,不用担心。要是不放心,就用差分信号,或者用sstl。

出0入0汤圆

发表于 2014-7-22 14:01:02 | 显示全部楼层
08200的输出缓冲器大约等效7 Ohm输出阻抗。在源端串接43 Ohm匹配电阻应该可以保证接收端信号质量。源端即便看到反射也没有关了。另外你的PCB走线做阻抗控制了么?
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 00:18

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表