搜索
bottom↓
回复: 26

高手们,为什么FPGA和arm连接的时候波形被抬高了,有图

[复制链接]

出0入0汤圆

发表于 2014-5-29 17:00:55 | 显示全部楼层 |阅读模式
本帖最后由 zhumingxing6 于 2014-5-30 09:27 编辑

我用的是stm32的SPI口,SDA脚、SCK被抬高1V左右。如图所示

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2014-5-29 18:42:56 来自手机 | 显示全部楼层
抬高了多少,应该是正常的,你FPGA端口怎么设置的

出0入0汤圆

发表于 2014-5-29 20:00:32 | 显示全部楼层
輸出和輸入阻抗不匹配?

出0入0汤圆

发表于 2014-5-29 20:13:20 | 显示全部楼层
上拉10k到3.3v试试看

出0入0汤圆

发表于 2014-5-29 20:24:59 | 显示全部楼层
最好串个电阻,小心下载程序时候FPGA烧管脚

出0入0汤圆

发表于 2014-5-30 07:32:44 | 显示全部楼层
示波器不错

出0入0汤圆

 楼主| 发表于 2014-5-30 09:07:02 | 显示全部楼层
zkf0100007 发表于 2014-5-29 18:42
抬高了多少,应该是正常的,你FPGA端口怎么设置的

抬高了一伏左右,管脚配置见图

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入0汤圆

 楼主| 发表于 2014-5-30 09:10:16 | 显示全部楼层
本帖最后由 zhumingxing6 于 2014-5-30 09:27 编辑
g921002 发表于 2014-5-29 20:00
輸出和輸入阻抗不匹配?


我用的是stm32的SPI口,SDA脚、SCK被抬高1V左右

出0入0汤圆

发表于 2014-5-30 09:42:52 | 显示全部楼层
楼主是来show示波器的吧.

出0入0汤圆

 楼主| 发表于 2014-5-30 09:55:59 | 显示全部楼层
starli 发表于 2014-5-30 09:42
楼主是来show示波器的吧.

这示波器真心一般

出0入0汤圆

 楼主| 发表于 2014-5-30 13:12:01 | 显示全部楼层
我顶,顶顶顶顶

出0入0汤圆

发表于 2014-5-30 13:44:27 | 显示全部楼层
可能是地线问题吧

出0入0汤圆

 楼主| 发表于 2014-6-3 09:35:20 | 显示全部楼层
我顶,顶顶顶顶

出0入0汤圆

发表于 2014-6-3 10:37:56 | 显示全部楼层
串个电阻看看

出0入0汤圆

发表于 2014-6-3 11:02:02 | 显示全部楼层
我是来看示波器的。。。

出0入0汤圆

发表于 2014-6-3 11:46:06 | 显示全部楼层
线怎么连的,GND之类的,IO电源给的电压多少,FPGA已经配置还是没配置的时候测试的,etc。

先看MCU IO出高阻电压多少呗。如果不是GND之类的问题或者测量问题,有可能是FPGA默认上拉没关,灌的电流太狠了,尤其是X的FPGA,印象中上拉是5K还是多少。

出0入0汤圆

发表于 2014-6-3 11:54:15 | 显示全部楼层
以前貌似遇到过这种情况,
PWM输出信号被抬高了1V左右,
是单片机输入输出配置的问题,
具体的不太记得了。

出0入17汤圆

发表于 2014-6-3 13:04:14 | 显示全部楼层
FPGA的IO口设置为输出了吧?像是冲突了

出0入8汤圆

发表于 2014-6-4 09:23:44 | 显示全部楼层
我觉得吧,这是明显的BANK电压不匹配。然后FPGA在往STM32的IO里面灌电流,导致ESD high side二极管导通,结果电流通过FPGA的io灌到STM32的VDDIO,应该能看到这个STM32 io的电压比正常的STM32 io电压高一截,估计在0.7左右。

出0入0汤圆

 楼主| 发表于 2014-6-26 09:06:45 | 显示全部楼层
dr2001 发表于 2014-6-3 11:46
线怎么连的,GND之类的,IO电源给的电压多少,FPGA已经配置还是没配置的时候测试的,etc。

先看MCU IO出高 ...

谢谢,把几个IO放在同一个bank区,好了

出0入0汤圆

 楼主| 发表于 2014-6-26 09:07:07 | 显示全部楼层
uindex 发表于 2014-6-4 09:23
我觉得吧,这是明显的BANK电压不匹配。然后FPGA在往STM32的IO里面灌电流,导致ESD high side二极管导通,结 ...

谢谢,把几个IO放在同一个bank区,好了

出0入0汤圆

发表于 2014-6-26 09:57:24 | 显示全部楼层
管压降的事情,还有内阻

出0入0汤圆

发表于 2014-6-26 10:02:04 | 显示全部楼层
典型微感性负载.有寄生电感.

出0入0汤圆

发表于 2014-6-26 10:13:14 | 显示全部楼层
楼主家当不错啊,很好的示波器。是不是参考地的问题?

出0入0汤圆

 楼主| 发表于 2014-10-8 14:50:45 | 显示全部楼层
lubing521 发表于 2014-6-26 10:13
楼主家当不错啊,很好的示波器。是不是参考地的问题?

应该不是的

出0入0汤圆

发表于 2014-10-8 16:22:20 | 显示全部楼层
zhumingxing6 发表于 2014-6-26 09:06
谢谢,把几个IO放在同一个bank区,好了

原来的几个bank的   电压不一样么?

出0入0汤圆

发表于 2014-10-8 17:06:02 | 显示全部楼层
我是来看示波器的
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 03:25

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表