搜索
bottom↓
回复: 2

关于采用Verilog 实现8B/10B编码

[复制链接]

出0入0汤圆

发表于 2014-5-4 18:45:48 | 显示全部楼层 |阅读模式
由于刚接触FPGA时间很短,所以对它了解的还不深,目前项目所采用的是Cyclone IV系列的EP4CE6E22C8N,其中一部分是实现标准的8B/10B编码,其中有几个问题请教大家:
(1)由于8B和10B的并行传输速率要满足60MHz~130MHz,一般的单片机也没法产生速率在这个范围的8Bit数据,请问,可否由EP4CE6E22C8N自己输出8Bit数据给自己使用,来作为8B/10B的输入码?
(2)当并行速率在60MHz输出时,EP4CE6E22C8N输出的并行信号在完整性方面是否存在不妥?例如过冲现象!
(3)如果有做过8B/10B编解码的大牛,可否提供点资料,有例程的话就更好了,用Verilog实现的。不是硬核来完成的。。。
谢谢!

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2014-5-4 19:46:31 | 显示全部楼层
本帖最后由 eva015401 于 2014-5-4 19:49 编辑

1).可以,不过最好先用仿真器产生波形
2).不清楚,个人猜想:约束做好的话,不会有问题
3).这里的大牛基本不会给这么有水准的东西给伸手党的,FPGA都是自己积累出来的,论坛里有的现成的东西基本都是些开发板的东西

帮你百度了一下
http://www.pudn.com/downloads166 ... d/detail757461.html

  再多说一句:很多现成开源的好东西都是VHDL写的,因为那些大牛在很早以前只学过VHDL,现在Verilog就普遍一些但是不够VHDL严谨。  但是会Verilog后看VHDL也是无压力

出0入0汤圆

 楼主| 发表于 2014-5-4 22:11:59 | 显示全部楼层
eva015401 发表于 2014-5-4 19:46
1).可以,不过最好先用仿真器产生波形
2).不清楚,个人猜想:约束做好的话,不会有问题
3).这里的大牛基 ...

非常感谢!
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 03:26

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表