搜索
bottom↓
回复: 4

FPGA中SDRAM\SRAM\FLASH可以共用数据总线和地址总线么?

[复制链接]

出0入0汤圆

发表于 2013-12-15 12:32:33 | 显示全部楼层 |阅读模式
看到很多开发板上对于SDRAM、SRAM和Flash的联接,都是分开用各自不同的数据总线和地址总线。请问为何不能像MCU一样共享数据总线和地址总线呢?
谢谢!

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2013-12-15 13:21:40 | 显示全部楼层
可以是可以,但是复用的话,如果同时使用sdram或者sram,速度就降下来了,在引脚充足的话,尽量使用不同的数据地址总线,这样使用起来还简单。

出0入442汤圆

发表于 2013-12-15 14:02:28 | 显示全部楼层
hunningtu 发表于 2013-12-15 13:21
可以是可以,但是复用的话,如果同时使用sdram或者sram,速度就降下来了,在引脚充足的话,尽量使用不同的 ...

速度倒不会降太多,毕竟其它控制信号是独占的。只是因为负载电容增加,难以跑到很高的速度。

出0入0汤圆

 楼主| 发表于 2013-12-15 14:52:24 | 显示全部楼层
目前做的系统当初FPGA选型时的引脚太少了,封装是144的,可用的IO只有80多了,如果SRAM、DRAM、FLASH都要分开数据和地址总线使用,那么引脚就肯定不够,如果是采用共享总线,那么大家建议如何共享呢?是3个一起共享还是把其中2个一起共享?谢谢

出0入0汤圆

发表于 2013-12-16 01:36:09 | 显示全部楼层
感觉像nios这种即使是独占的IO,实际跑的时候大部分情况下也不会一起访问几个数据芯片
3L这个倒是得考虑到
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 05:26

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表