搜索
bottom↓
回复: 7

请教,cyclone ii的FPGA在上电在没有配置完成前,IO状态和时间

[复制链接]

出0入0汤圆

发表于 2013-8-30 00:31:23 | 显示全部楼层 |阅读模式
我用EP2C5Q208,在上电没配置完成前,输入状态是3态的吗?我发现有些寄存器输出的状态是0,有些是1.而且输出0接个上拉电阻能拉到高电平,输出1接下拉电阻却拉不到低电平(下拉电阻为2K,输出驱动ULN2803带动电磁阀,如果我在后级电路中加反相会不会FPGA又输出0接个上拉电阻却拉不上去呢)。我用示波器测量发现配置需要2s的时间,怎么会要那么长的时间。是我quartus没有设置好吗?

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入17汤圆

发表于 2013-8-30 00:32:38 | 显示全部楼层
有人吐槽过是弱上拉,而且没办法改

出0入0汤圆

发表于 2013-8-30 07:26:07 来自手机 | 显示全部楼层
cyclone iv有快速配置模式,我没试过到底有多快,你要有需要可以试试

出0入0汤圆

发表于 2013-8-30 09:18:22 | 显示全部楼层
用EP3C120,主动配置时好像是1s多到2s,被动配置似乎更慢点

出0入0汤圆

 楼主| 发表于 2013-8-30 12:40:44 | 显示全部楼层
哦,上面配置2s时间里面包含单片机启动前延迟的时间。真正配置时间不容易测量出来。输出1的时候接下拉电平幅度一点都没变化,始终是3.3V,该端口可以控制,不知为何?

出0入0汤圆

发表于 2013-8-30 12:57:07 | 显示全部楼层
wildone 发表于 2013-8-30 09:18
用EP3C120,主动配置时好像是1s多到2s,被动配置似乎更慢点

刚查了一下handbook,被动配置时DCLK最高可以达到156MHz,如果用这个速度传送配置数据的话,应该比主动配置要快一些,主动配置时时钟速度好像是100MHz吧?

出0入0汤圆

发表于 2013-8-30 14:17:27 | 显示全部楼层
oped001 发表于 2013-8-30 12:57
刚查了一下handbook,被动配置时DCLK最高可以达到156MHz,如果用这个速度传送配置数据的话,应该比主动配 ...

但是CPU启动也要时间。以前用ARM9启动,用进LINUX才进行配置。上电到这段时间很长,硬件设计上有许多地方要注意

出0入0汤圆

发表于 2013-8-30 18:35:27 来自手机 | 显示全部楼层
lz做什么产品,对fpga的配置时间要求很高吗?
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 05:58

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表