搜索
bottom↓
回复: 9

看到有些功能FPGA和cpld都能完成,fpga和cpld有什么区别?

[复制链接]

出0入0汤圆

发表于 2013-5-14 11:34:44 | 显示全部楼层 |阅读模式
请教大家,有些功能FPGA和cpld都能完成,fpga和cpld有什么区别?

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2013-5-14 11:40:29 | 显示全部楼层
偏运算和偏逻辑,不知道正确否,个人理解

出0入0汤圆

发表于 2013-5-14 11:51:23 | 显示全部楼层
结构:FPGA基于查找表的
容量:现在FPGA的容量已经远远比CPLD大了
配置:FPGA基本上还是RAM型的,需要靠外部配置

出10入18汤圆

发表于 2013-5-14 11:51:32 | 显示全部楼层
CPLD上电逻辑就生效(实际也有个配置过程<500us),FPGA上电后还有个配置过程(10~100ms),逻辑才生效
FPGA的规模(LE数量)可以做的很大,单元成本低

出0入0汤圆

发表于 2013-5-14 12:53:29 | 显示全部楼层
fpga是SRAM,CPLD是连线。

出0入0汤圆

发表于 2013-5-14 15:52:18 来自手机 | 显示全部楼层
不差钱跟差钱的区别,有钱就用fpga

出0入0汤圆

发表于 2013-5-14 16:02:53 | 显示全部楼层
感觉就容量,价钱,封装大小那些,看情况用了

出0入0汤圆

发表于 2013-5-14 21:54:22 | 显示全部楼层
FPGA更适合做时序电路
CPLD适合做逻辑电路
FPGA点到点的延时是不能预先确定的,CPLD可以

出0入0汤圆

发表于 2013-5-14 22:06:04 | 显示全部楼层
CPLD基于连线的,点到点的时间精确计算,
FPGA好像除了ACTEL的有基于FLASH的,其他都是基于RAM的,上电需要外部配置,可以把现在的FPGA的LE单元看成一个黑盒,输入输出关系对应一张表

出0入0汤圆

发表于 2013-5-14 22:51:52 | 显示全部楼层
用FPGA不是很长时间,都是些低端的型号,我的理解是这样的。
现在新的CPLD跟FPGA差别已经没那么大了,
新的CPLD大都也是基于查找表的方式,也有SRAM的结构,有些FPGA也集成内部Flash,所以配置也非常快。
我觉得主要的差别应该还是资源上的。
比如 CPLD 一般是在128~2K LE 之间,内部 M9K 之类的内存也少些。没有乘法器。没有或只有一个PLL。
而FPGA一般会是在 5K~100K左右 LE,内部有十几到几十个乘法器,有一个到几个的PLL,有一些带有SDR,DDR控制器,可以有带SERDER收发器的... 资源比CPLD多很多。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:23

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表