搜索
bottom↓
回复: 11

FPGA 有什么方法可以产生一个由低到高频率的波形?

[复制链接]

出0入0汤圆

发表于 2013-5-8 22:11:11 | 显示全部楼层 |阅读模式
FPGA 是数字电路,有没有办法产生一个方波或一串脉冲,频率是逐渐升高的,从100Hz变化到10kHz?

是否一定要用DDS什么的? 或者查表法?

请不吝赐教。


阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2013-5-8 22:34:15 | 显示全部楼层
个人认为只要改变计数器的值就可以了。通常方法的产生和计数器要关系,那么计数长短就决定了这个输出方波频率的快慢。对于dds一般使是在产生一个正弦波波形上。

出0入22汤圆

发表于 2013-5-9 08:44:10 来自手机 | 显示全部楼层
应该可以

出0入0汤圆

发表于 2013-5-9 09:28:48 | 显示全部楼层
毫无问题,2楼已经说的很明白了,更改计数器的溢出值就行了

出0入0汤圆

发表于 2013-5-9 09:30:31 | 显示全部楼层
只有这一种方法吗?

出0入0汤圆

发表于 2013-5-9 12:04:00 | 显示全部楼层
外界一个硬件也可以 你就直接想你如果用逻辑门应该怎么做就行了

出0入442汤圆

发表于 2013-5-9 12:05:44 | 显示全部楼层
FPGA只能产生数字信号,需要在外部产生模拟信号。具体来说,DDS有模拟和数字的,前者是用高频信号拟合,后者是查表。

出0入0汤圆

发表于 2013-5-10 12:43:46 | 显示全部楼层
pwm,前提是有高频率时钟

出0入0汤圆

 楼主| 发表于 2013-5-12 21:44:59 | 显示全部楼层
好的,多谢各位的主意,看来还是查一个溢出表比较简单些,特别是我这个可以用一个固定的表格。

我用40M的外部时钟,输出速度100~100KHz,应该精度足够了。

出0入0汤圆

发表于 2013-5-19 13:57:13 | 显示全部楼层
你好,在不在,我有点问题想问你

出0入0汤圆

发表于 2013-5-19 14:49:33 | 显示全部楼层
能实现,就是精度问题了

出0入0汤圆

 楼主| 发表于 2013-5-21 21:23:47 | 显示全部楼层
小三止步 发表于 2013-5-19 13:57
你好,在不在,我有点问题想问你

请不吝赐教?
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:20

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表