搜索
bottom↓
回复: 7

FPGA使用nios的效率吐槽

[复制链接]

出0入0汤圆

发表于 2013-3-18 00:02:41 | 显示全部楼层 |阅读模式
今天想用FPGA的nios来测试我做的DAC900E。然后写的C代码如下:
#include <stdio.h>
#include "system.h"
typedef struct
{
        unsigned long int DATA;
        unsigned long int DIRECTION;
        unsigned long int INTERRUPT_MASK;
        unsigned long int EDGE_CAPTURE;
}PIO_STR;
#define DAC_CLK          ((PIO_STR *) CLK_DAC900_BASE)
#define DAC_DATA          ((PIO_STR *) DATA_DAC900_BASE)
#define Delay             10000
int main()
{
        unsigned int sinTABLE[64]= {512,562,611,660,707,752,795,836,873,907,936,962,984,1000,1013,1020,1023,1020,1013,1000,984,962,936,907,873,836,795,752,707,660,611,562,\
511,461,412,363,316,271,228,187,150,116,87,61,39,23,10,3,1,3,10,23,39,61,87,116,150,187,228,271,316,363,412,461};
        unsigned int count = 0;
        DAC_CLK->DATA = 0;
        printf("Hello from Nios II!\n");
        while(1)
        {
                //DAC_DATA->DATA = sinTABLE[count];
                DAC_DATA->DATA = 600;
                DAC_CLK->DATA = 1;
                //usleep(Delay-10);
                DAC_CLK->DATA = 0;
                DAC_DATA->DATA = 511;
                DAC_CLK->DATA = 1;
                //if(count=count+1)>=64)
                        //count = 0;
        }

  return 0;
}
注释掉的代码是我原来测试正弦波用的。
代码中没有垃圾的代码。现在生成的方波才3M多。
所以用FPGA这么高级的芯片用nios就可惜了。
还有大家注意对quartusII的工程编辑后一定要重新下载软核,要不会因为system id好对应不上无法下载。

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入8汤圆

发表于 2013-3-18 00:13:56 | 显示全部楼层
如果好用就不会FPGA内嵌硬核单片机了

出0入0汤圆

发表于 2013-3-18 00:15:28 | 显示全部楼层
要看你用的哪个等级的NIOS核,如果是等级I,那将会很慢很慢;
既然用了FPGA,该做硬件加速的部分就应该用硬件来做,用GPIO来模拟时序不是正道。

出0入0汤圆

 楼主| 发表于 2013-3-18 00:16:34 | 显示全部楼层
liwei_jlu 发表于 2013-3-18 00:13
如果好用就不会FPGA内嵌硬核单片机了

我想先用FPGA做一下小的操作系统,然后再去用arm+DSP结构的器件

出0入0汤圆

 楼主| 发表于 2013-3-18 00:21:15 | 显示全部楼层
本帖最后由 Free顿悟 于 2013-3-18 00:23 编辑

还有在5楼说清楚,DAC900E芯片DATASHEET上说其是5Mout+165MPBS 我的理解是它最大模拟输出5M,数字输入频率165  ,,,我认为165这个数字是根据它在时序图中标明的那个时间算出来的,只和数字部分有关系。

出0入0汤圆

 楼主| 发表于 2013-3-18 00:22:56 | 显示全部楼层
mitchell 发表于 2013-3-18 00:15
要看你用的哪个等级的NIOS核,如果是等级I,那将会很慢很慢;
既然用了FPGA,该做硬件加速的部分就应该用硬 ...

老兄说的对,明天写Verilog程序测试一下。

出0入0汤圆

发表于 2013-3-18 07:32:31 | 显示全部楼层
C8级别NIOS II的GPIO翻转速度大概在60ns,如果用蜗牛来形容也不为过.

出0入0汤圆

 楼主| 发表于 2013-3-18 11:21:53 | 显示全部楼层
hys0401 发表于 2013-3-18 07:32
C8级别NIOS II的GPIO翻转速度大概在60ns,如果用蜗牛来形容也不为过.

这点我还没有注意,不过确实很慢。改天用DE2_70 中C6的片子试试
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:17

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表