搜索
bottom↓
回复: 0

Altera_Pll的“正常模式”探讨

[复制链接]

出0入0汤圆

发表于 2013-1-26 10:41:27 | 显示全部楼层 |阅读模式
本帖最后由 wuyuehang 于 2013-1-26 10:43 编辑

条件:(1)epc35f672c6--cycloneII驱动一个133MHz的SDRAM;
      (2)其他sdram时序不说,讨论一个参数Tcms(command set up time);

stp2测试:

     pll选择“正常模式”,分别将50MHz源时钟倍频达到相移为0度的266.6667MHz和133.6667MHz,
       266.6667M用于stp2采样时钟,133.6667sdram的全局时钟。采样的信号如下:
      
         sdram_write
         
         sdram_read
        分析:从采样到的133MHz信号来看,在正常模式下所有内部逻辑寄存器都是在其下降沿进行更新,而我的sdram模块写的都是在其上升沿改变,一开始以为是错,
     将pll频率降下来,分别为10M和5M时候册,发现sdram正常在骑上升沿更新。找来alt的pll看,按我的理解就是,以上不适逻辑的错误,pll本身在工作于“正常模式”下
     当频率比较高时候pll的输出c[2:0]和时钟源有一定的相移,然而正常模式通过某种手段进行弥补,弥补的对象时内部网络模块(也就是le等)。而外部的时钟输出的相位就未知了。
   
     其次,sdram的时钟信号和数据、地址线、控制线之间等需要有个Tcms的延时。以上2图的sdram_clk作为io输出在“正常模式”下满足这个相位要求,估计是运气吧。如果不满足,
     想到的一个办法就是pll生成2个133MHz,第一个控制这个逻辑,第二个调整相移单独给sdram时钟使用。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:22

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表