搜索
bottom↓
回复: 4

FGPA的多周期约束的硬件上是 如何实现的?

[复制链接]

出0入0汤圆

发表于 2012-12-25 15:53:31 | 显示全部楼层 |阅读模式
请教大家一下: FGPA的多周期约束的硬件上是 如何实现的?谁能给解释一下 ?

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2012-12-25 16:37:51 | 显示全部楼层
约束只是时序检测要求,在布局布线时尽量让延迟满足时序要求吧。 多周期也是定义一个时序规则,quartus通过公式算是否满足啊,布局布线算法和正常一样。 还有如果两时钟频率有固定整数倍关系且相位差固定,才有可能考虑多周期问题,否则就直接用多时钟域方法。

出0入0汤圆

 楼主| 发表于 2012-12-26 09:55:53 | 显示全部楼层
噢,谢谢回复,
设置了多时钟后,fpga如何实现的多周期?
如果单周期的话,只是将两条线连接起来就可以了吧,多周期的话中间加了什么环节,使FPGA可以实现多个周期的延迟?

出0入0汤圆

发表于 2012-12-26 12:19:16 来自手机 | 显示全部楼层
不是你在约束里面写了多周期,fpga去实现。  是你硬件上有多周期的再去写多周期约束

出0入0汤圆

 楼主| 发表于 2012-12-26 13:43:54 | 显示全部楼层
哦, 谢谢楼上回复
sdc文件里的内容总会影响综合的结果吧,约束的目的是让时钟上升沿正好对着要采集数据的稳定阶段,为了达到此目的,sdc里写的内容总是改变了综合结果吧 ,进而改变了fpga里的硬件实现吧,这样才能达成时钟上升沿正好对着要采集数据的稳定阶段。
我所理解的楼上的意思:因为fpga的传输数据时间延迟太长,所以出现了1个或多个周期以后数据才到达目的地,大幅度的缩短延迟时间,实现在1个时钟内是不可能的,但是可以稍微改变一点点已经确定了的多时钟延迟时间的长短,写了sdc,timequest通过了,满足了要求,此sdc再在综合的过程中起作用,稍微改变一点点fpga的综合,使硬件稍微改变一点,使时钟上升沿对着数据的稳定阶段。
是这样吗?

回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:21

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表