搜索
bottom↓
回复: 19

求探讨:MSP430内部ADC12采样时钟与转换时钟区别?

[复制链接]
头像被屏蔽

出0入0汤圆

发表于 2012-12-3 17:00:29 | 显示全部楼层 |阅读模式
提示: 作者被禁止或删除 内容自动屏蔽

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-3 17:01:09 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-4 09:39:49 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽

出0入0汤圆

发表于 2012-12-4 11:26:11 | 显示全部楼层
ADC12CLK是ADC模块的运行时钟,convClk是内核转换的时钟,这两个频率相同。ADC内核时钟指的是什么呢?我没理解。
你测的已经比较接近手册数值了,其实还可以提高的,只不过速度高了可能转换后的数值不准确。ADC12OSC是随温度变化的,你要再提高采样频率的话,可以尝试SMCLK,用更高的频率。
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-4 12:05:27 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽

出0入0汤圆

发表于 2012-12-4 12:32:22 | 显示全部楼层
采样定时器是控制采样保持单元的,用于控制采样保持的时间。
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-4 12:34:52 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽

出0入0汤圆

发表于 2012-12-4 13:08:53 | 显示全部楼层
Henjay724 发表于 2012-12-4 12:34
我把convClk改成了MCLK(8MHz),但是测试下来采样率几乎没有提升,为何?看帖子新增的测试2 ...

能把你整个测试的代码给我吗?
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-4 13:36:58 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-4 13:38:53 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
头像被屏蔽

出0入0汤圆

 楼主| 发表于 2012-12-4 13:42:25 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽

出0入0汤圆

发表于 2013-4-6 22:28:19 | 显示全部楼层
我是菜鸟,想问一下为什么加时钟分频之后结果就一直为0 呢

  WDTCTL = WDTPW+WDTHOLD;               // Stop watchdog timer
  P6SEL |= 0x01;                        // Enable A/D channel A0
  ADC12CTL0 = ADC12ON+SHT0_8+MSC    ;   // Turn on ADC12, set sampling time
  delay(100);
  ADC12CTL1 = SHP+CONSEQ_2+ADC12SSEL_1+ADC12DIV_2;  // Use sampling timer, set mode
  ADC12IE = 0x01;                       // Enable ADC12IFG.0
  ADC12CTL0 |= ENC;                     // Enable conversions
  _EINT();
                                       // Enable interrupts
  ADC12CTL0 |= ADC12SC;  

出0入0汤圆

发表于 2013-5-29 14:07:53 | 显示全部楼层
convClk,sampClk应该是由同一个时钟源产生的

出0入0汤圆

发表于 2013-5-31 21:56:57 | 显示全部楼层
楼主的分析很深入,但是看芯片手册及内部电路图确实有这样的疑问,对应ADCCLK在不分频的情况下确实要高于200ksp的采样率但是实验的结果又是低于200的,

出0入0汤圆

发表于 2013-6-10 12:07:47 | 显示全部楼层
利用楼主的程序测试G2553芯片内部的ADC10得到的实际最大采样率只有131ksps 但是注意到芯片手册上great than 200ksps convert rate 翻译过来是比200ksps大的转换率还是最大200ksps转换率,另外芯片手册上说ADC10CLK的最大时钟6.3M,但实际达到2.6M的时候转化率已经不变了,

出0入0汤圆

发表于 2013-8-22 14:03:52 | 显示全部楼层
学习了  顶一个

出0入0汤圆

发表于 2013-8-22 14:15:57 | 显示全部楼层
并不是说你用的时钟频率越大,采样率就会越高了。对于芯片的AD的采样时钟,是有极限值的。

出0入0汤圆

发表于 2013-8-22 14:17:50 | 显示全部楼层
具体请仔细看看芯片的数据手册里的“ 12-Bit ADC, Timing Parameters”

出0入0汤圆

发表于 2014-5-8 10:09:46 | 显示全部楼层
本帖最后由 guxingganyue 于 2014-5-8 10:57 编辑

楼主问题解决了吗

我对430的这个AD也有疑问。


当div=1时时间最短,即13/5=2.6us或13/6.3=2.06us

再加上采样、保持时间,估计采样率会大于200Ksps

但是实际上一般使用外部8M晶振,这里肯定要分频,这样一来采样率就达不到200K了???

出0入0汤圆

发表于 2014-6-2 22:14:01 | 显示全部楼层
我怎么感觉采样时钟与转换时钟是一个。。。。。。。晕了
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-23 11:20

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表