搜索
bottom↓
回复: 3

图中红色箭头 指示的时间值 是否是ALTERA 指定的固定值?

[复制链接]

出0入0汤圆

发表于 2012-11-26 17:28:29 | 显示全部楼层 |阅读模式

图中红色箭头 指示的时间值 是否是ALTERA 指定的固定值?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2012-11-28 17:30:48 | 显示全部楼层
Tdata 不是  , 它是组合逻辑的路径延时
Tco (clock to output)和 Tsu 是跟寄存器相关的,估计不同的器件是不一样的

出0入0汤圆

 楼主| 发表于 2012-11-30 10:18:23 | 显示全部楼层
DepravedLucien 发表于 2012-11-28 17:30
Tdata 不是  , 它是组合逻辑的路径延时
Tco (clock to output)和 Tsu 是跟寄存器相关的,估计不同的器 ...


噢,Tco (clock to output)和 Tsu 是跟寄存器相关,这两个在datasheet上都有吧?刚弄FPGA,用的cyclone iv,在altera的datasheet上一直也没看到

出0入0汤圆

发表于 2012-11-30 15:19:28 | 显示全部楼层
分两种情况:
1、寄存器到寄存器   这种情况下是和FPGA内部的触发器相关,估计还受工艺、温度等影响 是不确定的  所以手册上没有
   约束的时候 约束时钟就行
2、输入引脚到寄存器 或 寄存器到输出引脚  这个和前级或后级的器件还有板级延时有关,主要是告诉Quartus软件的约束IO的 (这个datasheet上的IO Timing部分有)
   用 set_input_delay 和set_output_delay约束

个人拙见,仅供参考!
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:24

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表