搜索
bottom↓
回复: 4

fpga控制AD求助

[复制链接]

出0入0汤圆

发表于 2012-11-2 19:17:55 | 显示全部楼层 |阅读模式
我用的AD7760,数据线ad_db设置的是  inout  时序如图所示。现在我的问题是:写入寄存器没问题,DRDY输出正常;
当DRDY为0时,我需要把CS和RW拉低,然后读取AD输出到数据线上的值.
如果我在检测DRDY为0之前,设置数据线ad_db=16'hzzzz;此时,DRDY输出正常,但是CS和RW始终为高,而程序中应该是有低有高;
如果我在检测DRDY为0之前,不将数据线ad_db高为高阻,则,DRDY、CS和RW都正常,但是此时数据线ad_db上始终为最后一次写入ad_db上的值,而不是AD转换的值。
求大虾指点,卡在这块儿了。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出110入0汤圆

发表于 2012-11-2 19:37:38 | 显示全部楼层
天价ADC没用过

没明白什么意思,CS 和 RW不是应该由你的fpga控制吗,为何会不正确

16根数据线加上拉电阻了吗

出0入0汤圆

发表于 2012-11-2 20:29:36 | 显示全部楼层
建议上代码

出0入42汤圆

发表于 2012-11-2 20:42:04 | 显示全部楼层
AD7760超高端AD啊,用过最好的ADC也就ADS1271

出0入0汤圆

 楼主| 发表于 2012-11-2 21:33:08 | 显示全部楼层
Flyback 发表于 2012-11-2 19:37
天价ADC没用过

没明白什么意思,CS 和 RW不是应该由你的fpga控制吗,为何会不正确

CS和RW是由FPGA控制的,就是ad_db不设为高阻就按设置的跑,如果加上,就一直高了
数据线没接上拉电阻。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 11:17

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表