搜索
bottom↓
回复: 8

关于fpga 与cpld 之间的连接总线问题请教

[复制链接]

出0入0汤圆

发表于 2012-10-11 14:45:44 | 显示全部楼层 |阅读模式
本人想把现有的fpga 与cpld两块开发板用导线连接起来,距离大约500mm,异步串口速度慢,不知用spi是否可行,还有其他方法吗?请指教。

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2012-10-11 14:53:45 | 显示全部楼层
可以吧,我试过普通排线300mm左右,FPGA与FPGA之间。SPI时钟10MHz

出0入0汤圆

 楼主| 发表于 2012-10-11 15:02:31 | 显示全部楼层
那我试试吧,谢谢!!

出0入0汤圆

发表于 2012-10-11 15:54:15 | 显示全部楼层
差分驱动保险些

出0入0汤圆

 楼主| 发表于 2012-10-11 16:01:40 | 显示全部楼层
如何实现差分驱动???

出0入0汤圆

发表于 2012-10-11 18:20:52 | 显示全部楼层
将io设置为lvds试试看

出0入0汤圆

发表于 2012-10-12 09:19:19 | 显示全部楼层
20MHz都没问题!

出0入0汤圆

 楼主| 发表于 2012-10-14 12:06:57 | 显示全部楼层
如果一个fpga要和20个cpld连接,用差分传输是否可行

出0入0汤圆

 楼主| 发表于 2012-10-14 12:21:16 | 显示全部楼层
最近在搞一个项目,用cpld产生读写时序读写ads7844,进行模数转换,现在读ads7844并通过串口输出数据没有问题,下一步要通过fpga连接22个这样的cpld,并且为两个板且有一定距离,请大家给点建议
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 09:19

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表