搜索
bottom↓
回复: 2

基于PCI9054和Spartan3E的数据传输问题,已经卡了9天了。。。

[复制链接]

出0入0汤圆

发表于 2012-9-25 10:16:56 | 显示全部楼层 |阅读模式
本帖最后由 ultramanshey 于 2012-9-25 13:16 编辑

背景介绍:PCI9054(J模式)和spartan3E,想测试一下单次读写,目的是能够向FPGA内部设立的一个REG矩阵的第1行写入数据,有一个输出端连着REG(1)(0),观察波形。
问题前情:每次开机后的第一次操作,无论是读还是写,从逻辑分析仪上面看,波形都非常正常,每个信号都按照datasheet上的时序图标示的那样。输出的REG(1)(0)也像预期的那样变化。
问题重点:从第二次操作开始,无论读还是写,波形发生了变化:ADS依旧占用一个时钟周期(正常),DEN占用三个时钟周期(不正常),ready信号保持正常(正常),ADS下拉的那个周期,LAD信号作为地址线使用(显示正常,按照输入REG(1)的话,上位机取地址为0x0004),LAD作为数据线使用的时候,无论我写入什么数据,在DEN下拉的第一第二个周期内,LAD[31:0]全部都是高位,在DEN下拉的第三个时钟周期,LAD[27][26][8][0]的管教全部上拉至1,其他为0。
我的猜测:FPGA内部代码,肯定没有问题,至少第一次读写时正常的。PCI9054的J模式下,地址定义应该也没有问题,ADS和LAD(做地址使用)都是正常的,问题出在DEN和LAD(做数据总线使用)上。而且,每次开机的第一次读写波形都很完美,第二次操作,无论读写LAD都是同样的波形,是不是PCI9054的内部状态在第一次读写之后没有回到正常状态?
同时,我使用的是VC6.0编译上位机测试程序,这个是我自己摸索出来的,曾经在9052上使用没有问题。这次在9054上使用,我只是修改了每次读写的数据位宽到32,其他没做任何修改,是不是这个也有问题,还望大神指点迷津,谢谢!

稍后有空的时候我把几次测试的波形图发上来

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

 楼主| 发表于 2012-9-25 21:19:30 | 显示全部楼层
自己顶,求PCI高手指点

出0入0汤圆

发表于 2012-9-25 22:26:58 | 显示全部楼层
用WinDriver读写试试看
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 09:20

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表