搜索
bottom↓
回复: 9

有关FPGA能通过的最大频率信号的问题

[复制链接]

出0入0汤圆

发表于 2012-7-16 18:58:29 | 显示全部楼层 |阅读模式
请问各位大侠,用一块普通的FPGA,编程将输入引脚直接连通到输出引脚,这样能通过的信号最高频率能达到多少?

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

 楼主| 发表于 2012-7-16 19:20:11 | 显示全部楼层
没有高手知道吗?

出0入0汤圆

发表于 2012-7-16 19:23:05 | 显示全部楼层
自己试验去啊~

出200入657汤圆

发表于 2012-7-16 19:43:27 | 显示全部楼层
几百兆吧,至少。因为是硬件连接,简单一点理解就是逻辑门

出0入0汤圆

发表于 2012-7-16 23:01:13 | 显示全部楼层
这要看你对信号的要求,如果是时钟,那估计也就几十M,除非用专用的时钟管脚。普通信号也就是100M的样子,再高很难。
信号首先要通过FPGA的INPUT进到IO单元,再通过连线进入核心逻辑单元,然后再通过连线到达IO单元输出,中间延迟很大的。

出0入0汤圆

发表于 2012-7-16 23:33:25 | 显示全部楼层
一般是说引脚至引脚延迟有多长时间。
最小延迟(相邻引脚)和最大延迟(对角线最远引脚)。

出0入0汤圆

 楼主| 发表于 2012-7-17 12:20:18 | 显示全部楼层
mysunmax 发表于 2012-7-16 19:23
自己试验去啊~

没有高速的设备啊,不好测试

出0入0汤圆

发表于 2012-7-17 20:19:07 | 显示全部楼层
请问5楼,延迟和通过频率有什么关系

出0入0汤圆

发表于 2012-7-18 23:39:35 | 显示全部楼层
你可以参考一下时钟专用输入输出引脚能支持的最高频率。

出0入17汤圆

发表于 2012-7-19 10:50:02 | 显示全部楼层
取决于接口电平、传输阻抗、IO驱动能力、负载电阻/电容
如果用FPGA内置的Gigabit transciever,可以到3G-6G,用内置的LVDS transciever,可以到800M,用SSTL-2 IO,可以到400M。具体参数RTFM。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 09:26

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表