搜索
bottom↓
回复: 5

求教贴  FFT的IP核仿真没问题,硬件却没有输出

[复制链接]

出0入0汤圆

发表于 2012-4-16 21:53:35 | 显示全部楼层 |阅读模式
时序仿真没有什么问题,但是下载到FPGA后进行控制输出,输出结果是实部与虚部一直为0,而EXP为58,仿真与现实的区别就那么大吗?
仿真图如下:       输出结果是由公式  out*2^(-EXP) ;  

希望知道的高手不吝赐教

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入442汤圆

发表于 2012-4-16 22:15:41 | 显示全部楼层
这有几个问题:
第一,你是否置复位无效了?
第二,你的板子确定有时钟?
第三,你的板子电源良好?
第四,你是否自己写代码?
第五,如果你自己写代码,你是不是写了一大堆if(),而漏掉了很多else?
切记仿真和综合不是一回事。

出0入0汤圆

 楼主| 发表于 2012-4-17 08:25:03 | 显示全部楼层
设置了复位无效,由于复位是低电平有效,所以先置低,然后为高,时序是按照user guid 上来的。
板子时钟经过示波器检测引出来的管脚证明能正常工作,
电源也没有问题
调用的fft IP核 ,控制程序自己写的

出0入0汤圆

发表于 2012-4-17 09:04:33 | 显示全部楼层
建议进行一下布局布线之后的仿真,我之前做一个串口发送模块,就是千

出0入0汤圆

发表于 2012-4-19 09:12:58 | 显示全部楼层
时序问题

出0入0汤圆

 楼主| 发表于 2012-4-21 00:38:56 | 显示全部楼层
问题解决了,犯了个最低级的错误,引脚配置弄错了,潜意思的认为是对的,先入为主,就没有检查了。
不过感谢各位的热心帮助
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 11:29

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表