搜索
bottom↓
回复: 4

请问下,关于FPGA实现ns级的计数精度。

[复制链接]

出0入0汤圆

发表于 2012-3-28 13:11:06 | 显示全部楼层 |阅读模式
想问下,要是采用FPGA来测量脉冲宽度,计数的精度尽可能的高,最好能达到1ns左右,采用什么样的FPGA可以做到呢。

整个系统可能需要同时测量6路的信号。准备是采用STM32+FPGA或者DSP+FPGA来做。但型号都还没确定。

大概搜了下,
1。可以通过使不同相位的时钟来同时计数可以达到较高的计数精度。
2。或者是采用PLL内部升频来计数。
3。再或者直接就使用高频的外部时钟。

有做过的朋友么。采用什么样的FPGA或者怎么设计比较好。谢谢!

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2012-3-28 14:04:44 | 显示全部楼层
记录一下,这个以后有用

出0入0汤圆

发表于 2012-3-28 21:57:38 | 显示全部楼层
1、10ns精度容易直接实现,-7,-8级别的FPGA可用;多时钟相位差可行,游标卡尺类似这个原理。性价比高的EP3C10。
2、计数脉宽测量,仅用FPGA足以。

出0入0汤圆

 楼主| 发表于 2012-3-29 00:23:37 | 显示全部楼层
本帖最后由 newc 于 2012-3-29 00:24 编辑

好的,谢谢!

出0入0汤圆

 楼主| 发表于 2012-3-29 00:23:59 | 显示全部楼层
renicestone 发表于 2012-3-28 21:57
1、10ns精度容易直接实现,-7,-8级别的FPGA可用;多时钟相位差可行,游标卡尺类似这个原理。性价比高的E ...


好的,谢谢!
主要是计数的数据后面还要处理。想外接个DSP或者STM32会比较好处理。

看了下上面说到的EP3C10
好像EP4CE10和它差不多。。。

对于XILINX的有什么推荐的么,越接近1NS越好。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 11:19

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表