搜索
bottom↓
回复: 4

鸭子问:不会用ISE和XC2S50,哪位给小弟些资料

[复制链接]

出0入0汤圆

发表于 2011-12-30 20:31:06 | 显示全部楼层 |阅读模式
手头上有块XC2S50最小系统,自己在XILINX官网找到资料,DIY了并口JTAG.
然后下载了ISE9.1. 跟着软件提供的Quick Start,建工程,模拟仿真,查语法,时钟约束等.
最后引脚配制不成功, assgin pin location这一关,安装资料上说,选择LOG这一项,时钟是哪一脚,就写上去.可我怎么也改不了,只能选择BANK0到BANK7
哪位高手知道,帮解答一下.

还有哪位大侠知道哪里可以学习XILINX和ISE的,本论坛找边了,都是学ALTERRA的,XILINX的资料了了无几.百度也找边了.
最好是从简单的全程开始,一点一点学VHDL或verilog,谢谢

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

 楼主| 发表于 2011-12-30 22:22:43 | 显示全部楼层
看了很多用Quartus 里面很简单,写好代码,配制引脚,下载观看。
用ISE怎么弄啊,我连现在点亮一个LED都不知道怎么搞,哪位帮帮忙

出0入0汤圆

发表于 2011-12-31 08:04:41 | 显示全部楼层
论坛上有,给你一个地址
http://www.ourdev.cn/bbs/bbs_content.jsp?bbs_sn=5067847&bbs_page_no=1&search_mode=3&search_text=cy123&bbs_id=9999

出0入0汤圆

发表于 2012-2-1 23:57:10 | 显示全部楼层
配置引脚不都是写一个UCF文件吗?
格式如下:

#PACE: Start of Constraints generated by PACE
#PACE: Start of PACE I/O Pin Assignments
NET          "CCLK"        LOC        =        "U16";
NET          "CH"        LOC        =        "L2";
NET          "FLED0"        LOC        =        "J16";
NET          "FLED1"        LOC        =        "J17";
NET          "FLED2"        LOC        =        "J14";
NET          "FLED3"        LOC        =        "J15";
NET          "FLED4"        LOC        =        "J13";
NET          "FLED5"        LOC        =        "J12";
NET          "FPGA_CLK"        LOC        =        "R10";
#PACE: End of Constraints generated by PACE

能看懂吧?自己改改,保存成*.ucf加入到项目里面

出0入0汤圆

发表于 2012-2-2 11:13:30 | 显示全部楼层
英文不错的话,直接看user guide,没有搞不定
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 11:16

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表