搜索
bottom↓
回复: 0

自己写的归零码译码器,出大问题了,求指导……

[复制链接]

出0入0汤圆

发表于 2011-12-7 16:22:51 | 显示全部楼层 |阅读模式
展会捡来的灯条,UCS2903串行控制,800K传输速率,归零码。
1us高电平+0.25us低电平表示“1”,0.25us高电平+1us低电平表示“0”.
想用FPGA的GPIO的IP来模拟归零码,但是S3E的GPIO口电平反转一次要980ns,速率不够。

我的设想就是在gpio口外接一个归零码的译码器,
顶层模块包含一个MB核的子模块,向GPIO输出数据,输出间隔1.25us。
还有一个译码器模块,将GPIO的输出作为敏感输入信号,输出1.25us的归零码。

模块的RTL图 (原文件名:rtl.JPG)

MB模块通过GPIO输出一个固定值num = 0xaaaa,间隔1.25us num值取反输出,循环……
译码器模块检测到GPIO信号变化,先输出高电平,延迟0.25us,再根据输入端口的值输出,延迟0.75us,再输出低电平
module rz_recoder(d_in, d_out
    );
         input [0:15] d_in;
         output [0:15] d_out;
         reg [0:15] temp;
         assign d_out = temp;
         
         always @ (d_in[0])
                begin
                    temp = 16'hffff;//输出高电平
                         #250;//延迟250ns
                         temp = d_in;//输出数据
                         #750;//延迟750ns
                         temp = 16'h0000;//输出低电平
                end
endmodule

综合过后下载到开发板,没有输出,用逻辑分析仪看到的都是一些无规律的波形。
查看RTL图,译码模块被综合成GND了。。。= =

单独把译码模块拿出来仿真波形却是对的,

把begin end中间的代码去掉,写成temp = ~d_in;综合出来的译码器就是一个反向器,下载后波形正常0xaaaa和0x5555间隔1.25us交替出现.

求助这个译码模块怎么写,EDK和ISE联合设计第一次搞。。。。。。求指导。

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 11:16

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表