搜索
bottom↓
回复: 5

AD与FPGA的问题

[复制链接]

出0入0汤圆

发表于 2011-11-25 14:47:11 | 显示全部楼层 |阅读模式
第一次用FPGA驱动控制AD,AD的8位数字输出也做了电平转换与FPGA电平兼容,我想问下,后面的数据处理怎么操作?
还有一个问题是,FPGA的IO上都有电压,我把AD输出的8位数字信号接到FPGA的IO上后,会对FPGA的IO电平造成影响吗?在写verilog程序时要做哪些处理?
希望大家畅所欲言,对于AD和FPGA之间的通信问题大家都可以发表自己的意见,谢谢了!

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入0汤圆

发表于 2011-11-25 14:57:04 | 显示全部楼层
你fpga口有方向的,它和ad一起输出当然有问题,你干嘛写代码让它们一起输出?

出0入0汤圆

 楼主| 发表于 2011-11-25 15:00:02 | 显示全部楼层
回复【1楼】buickbuick
-----------------------------------------------------------------------

我的这个系统是AD采集CCD输出的模拟信号,然后AD转换,最后用FPGA处理转换的数据,那么AD输出的数据在FPGA中不就是input吗?

出0入0汤圆

 楼主| 发表于 2011-11-25 16:58:10 | 显示全部楼层
自己顶一下,大家帮我看一下,万分感谢

出0入17汤圆

发表于 2011-11-25 17:59:12 | 显示全部楼层
回复【2楼】xuzhengan123
-----------------------------------------------------------------------
对的

出0入0汤圆

发表于 2011-11-30 10:16:23 | 显示全部楼层
AD输出电平和fpga一致就没有问题,verilog代码里把AD信号输入的那几个管脚设为input就可以
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 14:12

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表