搜索
bottom↓
回复: 3

同步设计与异步设计优劣,有时序仿真为证,时序约束结果令人意想不到。

[复制链接]

出0入0汤圆

发表于 2011-8-4 15:38:54 | 显示全部楼层 |阅读模式
最近看同步设计和异步设计看得比较多,对此做了一个小实验对比,前三张图片为同步设计,后三张图片为异步设计。
第一、仿真采用时序仿真,从波形图可以清楚的看到同步设计不会有毛刺的产生,异步设计会存在毛刺。
第二、对两个设计的始终均约束为50MHz,原以为同步设计的最高时钟会高于异步设计,但是结果恰恰相反,至于为什么,知道的请发表意见。
第三、找到最差路径之后,怎么调整路径,这一部分还不怎么会,知道的请发表意见。

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

 楼主| 发表于 2011-8-4 15:42:07 | 显示全部楼层

(原文件名:同步0.jpg)


(原文件名:同步1.jpg)


(原文件名:同步2.jpg)


(原文件名:异步0.jpg)


(原文件名:异步1.jpg)


(原文件名:异步2.jpg)

出0入0汤圆

发表于 2013-4-9 16:13:14 | 显示全部楼层
我试着解释一下
2.你的异步电路只给一个寄存器时钟,他在找路径延时时就只以第一个寄存器为标准
而同步电路给四个寄存器时钟,这样就要从四个路径中找出最差路径(第一个不是最差路径)
所以最高时钟会下降

我有个问题,从你时序图中,怎么能看出来毛刺?

出0入0汤圆

发表于 2013-4-9 16:27:19 | 显示全部楼层
异步的那个设计,快是快了,可是根本没法儿用。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 07:12

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表