搜索
bottom↓
回复: 9

请大家讨论一下呀,关于CPLD的能力。

[复制链接]

出0入0汤圆

发表于 2011-7-12 00:35:01 | 显示全部楼层 |阅读模式
最近做数据采集,用CPLD(暂定为EPM3128)控制两片AD7656同步采样9路交流数据,结果放到双口RAM里面(暂定为IDT7005),准备将两路AD并行数据线直接复用挂在双口RAM上,然后启动转换再依次使能AD数据输出,依次读取前六路和后三路数据给双口RAM保存。一周波64点采集后,DSP读取双口数据。大家觉得有问题吗?
比如CPLD能实现吗?两类器件的控制信号。还有dsp读取双口数据时会不会存在问题?

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2011-7-12 07:46:28 | 显示全部楼层
AD7656驱动,双口RAM,楼主想用CPLD实现时序逻辑,这并不是CPLD所擅长的。
主要考虑触发器资源是否够用,如果不够用,建议考虑FPGA。

出0入0汤圆

发表于 2011-7-12 08:19:15 | 显示全部楼层
CPLD的触发器可能不够,到是真的.
双口RAM时序不对,很容易出问题.
可以考虑A3P0XX.

出0入0汤圆

 楼主| 发表于 2011-7-12 10:22:59 | 显示全部楼层
回复【1楼】g47603690
-----------------------------------------------------------------------

你好,那么请教一下,EMP3128A(144TQFP)有多少触发器的?能满足我说的这个用途使用吗?之前没怎么用过CPLD的,谢谢。

(原文件名:未命名.jpg)

出0入0汤圆

发表于 2011-7-12 17:08:54 | 显示全部楼层
回复【3楼】shuizhuzqj
-----------------------------------------------------------------------

这个得根据你实际的代码综合实现情况来作判断,把驱动代码写好后,综合实现一次就知道了,如果资源不够,是实现不了的。

出0入0汤圆

发表于 2011-7-14 11:22:09 | 显示全部楼层
AD7656工作方式不同,资源情况也会略有不同

出0入0汤圆

发表于 2011-7-16 20:24:42 | 显示全部楼层
外接双口+CPLD成本与用FPGA相当,FPGA的触发器 块RAM更多

出0入0汤圆

发表于 2011-7-16 20:44:14 | 显示全部楼层
为何不考虑用MAX V 5M570Z或者Cyclone IV EP4CE6呢?新器件功耗更低,性能更优。

出0入0汤圆

发表于 2011-7-16 23:25:07 | 显示全部楼层
搞这么复杂干嘛,当然是直接用FPGA了

出0入0汤圆

发表于 2011-7-16 23:33:43 | 显示全部楼层
7656才 250ks的采样率,搞啥双口 ram 哦,贵的要死。。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 13:33

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表