搜索
bottom↓
回复: 2

XILINX RED LOGIC II 开发板出来的波形怎么是这个样子的,是什么导致的啊??

[复制链接]

出0入0汤圆

发表于 2011-5-20 20:48:49 | 显示全部楼层 |阅读模式
我在做毕业设计,用FPGA做的viterbi译码器。老师买的一款 XILINX RED LOGIC II 开发板出来怎么是这样的波形啊?不是4层板吗,怎么感觉很差??是什么原因啊?有没有懂的啊,介绍一下,或者推荐点资料,不需要太深入。谢谢。附图如下:

(原文件名:Image(009).jpg)

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2011-5-21 15:12:00 | 显示全部楼层
这就是正常的波形。呵呵。

一段导线,一端连接FPGA的输出,一端连接你的高阻输入,相对与GND来说相当于很多个小小的电感和电容(呃,导线相当于电阻貌似最常见,不过这里却基本忽略了)。

当一端从GND变化成3.3V的时候,通过电感给电容充电---理论上电容两端最高可以达到6.6V的电压(这就叫振铃)。

你的50MHz信号,还算可以的。基本不影响通讯吧。


严格的信号完整性,需要板厚的控制(层厚)。最常见的是顶层5mil的线宽,层厚4.5mil实现50欧姆左右的阻抗(不是电阻哦)。在输入端也做好阻抗匹配,那样就能实现信号的平滑上升(脉冲宽度的1/5上升时间?),并且无振铃。


有一点要知道,当使用50欧姆阻抗时,每一根通讯线的功耗都是比较大的。当你10根数据线在一起的时候,地(GND)也就变成空中楼阁了,你可以叫做地震或者地弹............

出0入0汤圆

 楼主| 发表于 2011-5-25 10:30:28 | 显示全部楼层
回复【1楼】highend  
-----------------------------------------------------------------------

感谢回复!!!!受教了!
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 13:20

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表