搜索
bottom↓
回复: 6

如何使用CPLD本身50MHZ的时钟产生一个3MHZ的分时钟?

[复制链接]

出0入0汤圆

发表于 2011-1-28 15:30:46 | 显示全部楼层 |阅读模式
主要问题如题,但是更加详细的是这样的:
1、首先我是有一个CPLD—50MHZ,想产生一个3MHZ的分频,当然是精确的,不然就会和其他时钟产生偏移,如何产生?
2、我看网上说PLL可以实现,如何实现呢?我用quartus的wizard时出现了这样:    can not implement the requested PLL
                                                                                                                 cause: requested mult/div factors cannot achievable
3、当我改变PLL 中间inclk0的信号为10MHZ的时候他就会出现 cause : VCO or PFD 溢出的情况,当然换了一个信号的FPGA就好了。
所以在这里向请问一下,只用CPLD 可以实现否? 如果可以请详细介绍(本人比较愚钝)

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2011-2-23 04:16:09 | 显示全部楼层
CPLD里面没有PLL,啊。
应该无法实现,50M是的频率,是20NS的周期,也就是CPLD最小的时间分辨单位,就算使用GATED CLK单纯使用逻辑单元只能凑出半个周期10NS的整数倍数的周期,凑不出一个精确频率为3M的小数周期来。

出0入0汤圆

发表于 2011-2-23 09:38:59 | 显示全部楼层
用ACTEL的060及以上器件呀,它里面有模拟的PLL,可以50M进去,产生精准的3M频率;如有不清楚的QQ:609702901

出0入0汤圆

发表于 2011-3-13 00:06:41 | 显示全部楼层
办不到

出0入0汤圆

发表于 2011-3-14 14:24:02 | 显示全部楼层
做不到精确的3MHz,如果精度要求不高,那么可以做一个0~49的计数器,然后16,17,17,产生三个周期

出0入0汤圆

发表于 2011-5-16 10:37:44 | 显示全部楼层
你可以选个2的指数次的晶振
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 15:16

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表