搜索
bottom↓
回复: 5

关于二维数组编译为什么会占用那么多逻辑单元

[复制链接]

出0入0汤圆

发表于 2011-1-8 22:56:40 | 显示全部楼层 |阅读模式
我现在是CPU+CPLD的结构。我的CPLD链接1602的LCD,然后我在CPLD内开辟32个byte的ram空间作为1602液晶屏的显示buf。然后我的CPU通过地址线和数据线以及读写控制线对这个显示buf进行刷新即可。
中间对显示buf的操作,我把程序列出,各位帮我看看这样是不是有问题,这段程序加上去,编译结果,logic elements多了进400个,狂晕啊。(使用的是EPM1270T144).

input [13:0] cpld_addr;
inout [7:0] cpld_data;
input cpld_nwr;

reg[7:0] lcd_buf[31:0];
always @(posedge cpld_nwr or posedge reset)
  begin
  if(reset)
   begin

   end
  else
   begin
   if(cpld_addr[13:5] == 'd0)
         lcd_buf[cpld_addr[4:0]] = cpld_data;
   end
  end

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2011-1-8 23:03:33 | 显示全部楼层
嘿嘿,每个LE只有一个存储单元,32byte=32*8bit=248bit,单单这一项已经消耗248个LE了......

出0入0汤圆

发表于 2011-1-9 10:10:14 | 显示全部楼层
正解。
提一句:
硬件语言,例如verilog只是种表达方式,与c语言并没什么本质区别。
关键的是,脑海要有硬件的思想。
呵呵

出0入0汤圆

发表于 2011-1-9 12:45:41 | 显示全部楼层
完全错误的编程思路……

出0入0汤圆

 楼主| 发表于 2011-1-9 13:56:10 | 显示全部楼层
如何说是完全错误的编程思路,我知道32*8=256个LE。。。但是实际用了400多个。。。感觉应该不会有多处150多个LE来组合各个逻辑啊。

出0入0汤圆

发表于 2011-1-9 14:30:04 | 显示全部楼层
因为开一个缓冲区然后刷新它这是MCU编程的思路,存储空间都是线性排列的。在逻辑器件里,1个LE才能存1bit,而且由于分布开来,布线出来是很难保证时序的,没有效率。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 15:23

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表