搜索
bottom↓
回复: 8

用FPGA的普通IO口给外部设备提供时钟源行不?

[复制链接]

出0入0汤圆

发表于 2010-12-20 09:54:29 | 显示全部楼层 |阅读模式
小弟的板子上有一块网卡芯片,需要提供125M的时钟,我用FPGA的普通IO口给它提供时钟源,而不用FPGA的PLL时钟源输出,这样行不?利弊在哪里呢?如果用普通的IO口,PCB上要好布线一点,如果用PLL输出,FPGA上的IO数据脚的延时与PLL时钟脚的延时差别有多大呢?我用的FPGA的型号是EP3C5E144。

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2010-12-20 10:22:48 | 显示全部楼层
那要看你的网卡芯片对这个时钟的要求了
不过还是不建议你用普通的IO来提供时钟 效果会蛮差的 用CLK_OUT引脚会稍微好点
那些延时 Compile的结束的时候可以看到的  PCB的板级delay的话 最好算到里面 然后用sdc约束下

出0入0汤圆

发表于 2010-12-20 11:18:18 | 显示全部楼层
我觉得不可以!利就是省事,弊就是无法保证时钟质量,不过我还没听过用IO口做时钟的。。。出来的波形应该不怎么样

出0入0汤圆

发表于 2010-12-20 12:23:10 | 显示全部楼层
奇怪XILONX XC3S并无专用时钟输出

出0入0汤圆

发表于 2010-12-20 14:24:52 | 显示全部楼层
125M高了点,IO可能不行。什么网卡芯片要这么高的时钟啊?
一般的百兆网卡25M就可以了。

出0入0汤圆

发表于 2010-12-20 14:33:02 | 显示全部楼层
现代低端FPGA的IO 输出300MHz应该不成问题
IOB支持DDR的,相位对齐也不成问题

出0入0汤圆

发表于 2010-12-21 09:23:57 | 显示全部楼层
GMII 125MKz CLK,FPGA IO出完全没问题,内部有PLL,什么抖动占空比的都可以搞定了。

出0入0汤圆

发表于 2010-12-26 19:28:22 | 显示全部楼层
可以,但不是很好

出0入0汤圆

发表于 2010-12-26 20:53:25 | 显示全部楼层
一般来说问题不大,很多人都是这么干的;
只要你的网卡芯片能接受就行了。
坏处就是jitter不能保证,用clkout管脚会好些。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 15:16

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表