搜索
bottom↓
回复: 8

请教一个CPLD驱动TFT的严重问题.

[复制链接]

出0入0汤圆

发表于 2010-8-28 10:30:34 | 显示全部楼层 |阅读模式
做了个TFT驱动器 就是两个全屏画面切换时,屏会有大量杂点.

引起这个问题的原因是MCU数据写入SRAM时,占用了SRAM的地址线和数据线,由于写入SRAM是MCU发时钟,占的时间较长.
这时屏扫描时读到的RGB数据不是来自SRAM.

这问题怎么解决?

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2010-8-28 10:36:16 | 显示全部楼层
提高CPLD读写RAM的速度,降低MCU访问CPLD的速度,折中考虑

出0入0汤圆

发表于 2010-8-28 12:52:44 | 显示全部楼层
在CPLD内开一个数据寄存器与地址寄存器,CPU有写操作时把地址与数据通通存下,LCD数据输出时,也用锁存器,保持输出稳定,在LCD操作的间隙,把CPU来的数据写进显示RAM.此法用在一块256*512的8bit TFT屏上,证明可行.无论CPU如何写屏,其它地方都不会有干扰出现.

出0入0汤圆

发表于 2010-8-28 13:47:18 | 显示全部楼层
学习一下,LZ没上图和代码

出0入0汤圆

发表于 2010-8-28 14:06:04 | 显示全部楼层
我觉得还是FPGA做比CPLD省事,资源多

出0入0汤圆

 楼主| 发表于 2010-8-28 14:09:11 | 显示全部楼层
看来2楼是高手

成功解决问题:MCU送来数据锁存,把行扫描脉冲计数脉冲分成两半,一半时间用来写RAM,另一半时间给LCD读RAM.

出0入0汤圆

发表于 2010-8-28 14:18:27 | 显示全部楼层
LZ才是高手,这么快就明白而且还搞好了,PFing!

出0入90汤圆

发表于 2010-8-28 14:30:30 | 显示全部楼层
都是高手,膜拜下

出0入0汤圆

发表于 2010-8-28 21:17:19 | 显示全部楼层
做得不错,就是FPGA浪费了点,商业空间不大
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 17:36

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表