搜索
bottom↓
回复: 1

FPGA对TLC3578操作的求助,碰到了诡异的问题

[复制链接]

出0入0汤圆

发表于 2010-4-4 12:34:22 | 显示全部楼层 |阅读模式
哪位帮我看一下这个VHDL的程序,实在不知道咋搞了
我是用FPGA对一个叫TLC3578的AD读数并暂存,然后让DSP读走,其中3578是带中断的SPI接口。使用要求是要先初始化然后才能正常工作。
初始化有两种方法,一种是默认的上电后SDI引脚保持2*16个以上的SCLK周期的高电平,另一种是写入“1010************”命令
我的程序是SDI引脚初始值设为1,对原始时钟计数400次以上(SPI接口时钟是对原始时钟的10分频)达到初始化的目的。然后在一个进程(原始时钟触发)中按位读数据,在另一个进程(原始时钟触发)中按位写下一次的AD通道选择,在第三进程(中断引脚触发)中进行AD通道转换和数据暂存。
因为仿真时钟频率设不了太低不能完全看到我的数据发送是否正确,所以把400改成32缩短长度意思一下,但是我发现当我分别改成64和128时居然结果大不相同,SDI引脚似乎有竞争,跳变很诡异。
为了避免错误是因为我对手册的误解,我把程序和3578的手册附上了,请熟悉VHDL语言的帮忙看一下。
另外有一个问题请教:VHDL语言是要求太严谨了还是不成熟,为什么我经常会发现当我对另一个进程修改的signal变量使用(不修改,仅判断)时会影响其他的进程呢,比如说我的程序我把400改成128,居然对我的SPI时钟产生了影响。这可是两个除了公用原始时钟以外毫无关联的进程啊。

注: 我所说的400修改为32、64或128在程序的第146行。
手册:
点击此处下载 ourdev_543613.pdf(文件大小:686K) (原文件名:TLC3578.pdf)
我的程序:
点击此处下载 ourdev_543614.rar(文件大小:492K) (原文件名:fpgamoto.rar)

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

 楼主| 发表于 2010-4-19 16:35:32 | 显示全部楼层
这个问题最终解决了,是我的仿真时间设置问题,我设了400M的时钟,原来是被不能延长总仿真时间逼的结果造成了严重的后果,现在找到了延长总仿真时间的设置,后来经过好一阵努力终于写出来了
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 19:20

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表