搜索
bottom↓
回复: 3

关于硬件乘法器的使用的一些疑问

[复制链接]

出0入0汤圆

发表于 2010-2-11 00:59:15 | 显示全部楼层 |阅读模式
使用的fpga是cyloneIII的ep3c10,看handbook是有23个18*18的乘法器,在quartus中用向导的方式生成了一段verilog代码,这样的话在综合的时候使用的是硬件乘法器吧?
   另外,对于乘法器,我认识不足,只有在数电时的时候接触过,对一些位数短的乘法,可以通过组合逻辑来实现,对于位数比较长的来说,组合逻辑貌似需要的le很多,看了一些verilog的教材,一般都是移位相加、查找表等等方法,牺牲时间来减少le开销。现在的问题是,我使用硬件乘法器的话,它是单周期计算完成的吗?这个硬件乘法器是不是不会占用可用的le了?
   另外,我用乘法器做的是pid算法控制电机的速度,以前是niosII软核做,控制频率提不上去,因此决定硬件做。关于这种方案的可行性,也希望大牛们提一些意见。
   谢谢,预祝各位新年快乐~

阿莫论坛20周年了!感谢大家的支持与爱护!!

知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)

出0入0汤圆

发表于 2010-2-11 04:28:05 | 显示全部楼层
读一下手册吧。使用FPGA内部的硬件乘法器有时候是需要原语显式的调用的。一定频率之下是可以单周期完成操作的,具体能到多少频率,需要查手册

出0入0汤圆

发表于 2010-11-26 10:28:41 | 显示全部楼层
回复【1楼】ngzhang 兽哥
-----------------------------------------------------------------------

具体该读哪本手册呢?在哪里有明确提及的?方便指明一下吗?
谢谢!

出0入0汤圆

发表于 2010-11-26 11:19:44 | 显示全部楼层
datasheet,看看multiple的structure,有些有输入输出register,是pipeline结构,但是应该是一周期一个。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-7-24 17:34

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表