搜索
bottom↓
123
返回列表 发新帖
楼主: xiejun

为何最后一个布局是最好的呢?(退耦电容布局-转PCBBBS)

  [复制链接]

出0入0汤圆

发表于 2011-8-29 21:26:06 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-8-30 08:53:38 | 显示全部楼层
深刻啊 mark

出0入0汤圆

发表于 2011-9-2 02:20:00 | 显示全部楼层
最后一个是4层以上板吧

出0入0汤圆

发表于 2011-9-18 00:54:16 | 显示全部楼层
Mark

出0入0汤圆

发表于 2011-9-18 16:02:35 | 显示全部楼层
原来我经常犯这样的错误

出0入0汤圆

发表于 2011-9-19 23:24:10 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-9-20 12:50:07 | 显示全部楼层
引用图片【楼主位】xiejun  业余程序员
-----------------------------------------------------------------------

(原文件名:PCBBBS.jpg)


这张图似乎是针对4层板的……

出0入0汤圆

发表于 2011-9-22 23:23:16 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-9-29 10:25:11 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-10-9 14:33:29 | 显示全部楼层
以前只注意电源部分了。原来地线也很重要

出0入0汤圆

发表于 2012-5-6 22:30:35 | 显示全部楼层
一直朝F图的方向去布线,但有时身不由已,呵呵。。。

出0入0汤圆

发表于 2012-5-7 17:24:10 | 显示全部楼层
楼主我觉得你后面的理解不太能让人信服。于博士的说法比较可靠。

出0入0汤圆

发表于 2012-5-7 17:30:42 | 显示全部楼层
走线的时候不会有这么理想啊

出0入0汤圆

发表于 2012-5-17 12:04:59 | 显示全部楼层
mark一下,之前看过,有点忘记了,好不容易找到

出0入0汤圆

发表于 2012-5-17 12:41:29 | 显示全部楼层
搞硬件的,一般都会这样做。但有些事真不是绝对的,我看很多其它公司的产品也有布线看起来很不合理的。但一样工作得很好。只是说这样布局从分析来说会是好一点。

出0入0汤圆

发表于 2012-5-17 12:43:01 | 显示全部楼层
记号,收藏

出0入0汤圆

发表于 2012-5-17 12:51:19 | 显示全部楼层
如果六种布线做为提名选出奥斯卡最佳布线奖的话,我也倾向于最后一个,因为看上去舒服... 哇哈哈哈

出0入0汤圆

发表于 2012-5-17 14:07:34 | 显示全部楼层
这个图的意思,非常简单,“GND”那个点是最大容量的的杂波导入点,电容的负端到“GND”这条线短是最佳设计!

出0入0汤圆

发表于 2012-5-17 16:33:22 | 显示全部楼层
也就是说这个电容与芯片之间的接线不能有过孔?

出0入0汤圆

发表于 2012-5-21 00:50:17 | 显示全部楼层
    mark!!!!

出0入0汤圆

发表于 2012-8-16 15:22:12 | 显示全部楼层
yesjustme1 发表于 2011-8-23 16:16
应该最后一个好,最后一个能把外界与芯片的相互干扰降到最低,我管你VCC噪声还是GND噪声,都得先经过我104 ...

兄台的图是从飞思卡尔官网上下载的吗?是哪个产品的技术手册呢?

出0入0汤圆

发表于 2012-9-4 19:28:57 | 显示全部楼层
any_014 发表于 2012-8-16 15:22
兄台的图是从飞思卡尔官网上下载的吗?是哪个产品的技术手册呢?

我没发图啊,你是问我么。这是个通用规范,任何芯片适用

出0入0汤圆

发表于 2012-9-6 13:09:12 | 显示全部楼层
学习了,开始走线都是走的通就好,画了几个板子之后发现不是那样的

出0入0汤圆

发表于 2012-9-6 13:39:51 | 显示全部楼层
tomhe666 发表于 2009-6-15 19:36
教条主义,74系列的VCC和gnd都是一个在天一个在地,那电容放哪好呢

放封装中间

出0入0汤圆

发表于 2012-9-6 15:31:02 | 显示全部楼层
求一份 伦德全的《电路板级的电磁兼容设计》
谢谢。

出0入0汤圆

发表于 2015-10-13 14:37:05 | 显示全部楼层
mark

出0入0汤圆

发表于 2015-10-13 16:23:07 | 显示全部楼层
我一般是ABCF,只用F对于有些电路来说太难了,得不偿失啊

出0入0汤圆

发表于 2015-10-15 23:16:48 | 显示全部楼层
这种细微的区别很少人知道其真正原因,布线时很容易漏了

出0入0汤圆

发表于 2015-10-16 07:45:22 | 显示全部楼层
学习好文                  

出0入0汤圆

发表于 2015-10-16 08:53:49 | 显示全部楼层
画的时候是按照F画的,但是一铺地之后,连接的先后顺序就不是这样了

出0入0汤圆

发表于 2015-10-16 08:58:53 | 显示全部楼层
本帖最后由 yu2008 于 2015-10-16 09:01 编辑
tomhe666 发表于 2009-6-15 19:36
教条主义,74系列的VCC和gnd都是一个在天一个在地,那电容放哪好呢

                                                   

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入0汤圆

发表于 2015-10-16 09:02:19 | 显示全部楼层
谢谢楼主,长知识了!!!

出0入0汤圆

发表于 2015-10-16 10:03:28 | 显示全部楼层
一般情况下  芯片电源地  退耦 + 旁路   ?   还是如正确的那张图  ,这如图位置,只加一个?

出0入42汤圆

发表于 2015-10-16 10:10:47 | 显示全部楼层
只能说不明觉厉!

出0入0汤圆

发表于 2015-10-16 15:44:06 | 显示全部楼层
收藏了 学习

出0入0汤圆

发表于 2015-10-16 18:56:03 | 显示全部楼层
收获不少,以前我布线就经常犯上述错误,谢谢大师们的指教!

出0入0汤圆

发表于 2017-5-11 10:32:26 | 显示全部楼层
学习了,谢谢

出0入0汤圆

发表于 2017-5-11 13:34:42 | 显示全部楼层
老帖又挖出来了,其实有时候不是你想布成那样就可以的,双层板有时零件都放不下,哪里还能管那么多。理论上的东西只存在于理论上是最好,实际如果不是高频线路,ABCDEF其差别微乎其微,一般难以达到影响电路工作稳定性和可靠性的地步。当然能这样做最好,起码会体现你的专业水平。对于我这种没搞过高频的低水平电工来说,都是怎么弄工作完成快就怎么弄。

出0入0汤圆

发表于 2017-5-11 15:16:09 | 显示全部楼层
感谢分享

出0入0汤圆

发表于 2017-5-18 11:17:43 | 显示全部楼层
经典!图解法易懂

出0入0汤圆

发表于 2017-6-15 19:08:20 | 显示全部楼层
虽是老帖,但仍然很有意义!谢谢楼主!

出0入0汤圆

发表于 2017-6-15 21:32:31 | 显示全部楼层
请教下:MCU有几个电源引脚,是每个104负责一个引脚呢?还是全部通过几个104以后随便连电源引脚?

出5入14汤圆

发表于 2017-6-16 09:08:49 | 显示全部楼层
虽然理论上是最后一个最好,但实际上那么密的板子很难实现,最终PCB只要能过EMC,哪种其实无所谓了

出0入0汤圆

发表于 2017-6-19 13:50:30 | 显示全部楼层

又学到东西了!

出0入0汤圆

发表于 2017-6-20 11:31:14 | 显示全部楼层
学习了!
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-10-3 03:23

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表