|
其实我有两个问题,找不到答案(应该说不会找),想稍稍请教一下:
1、我看特权同学的资料,他的开发板,CPLD的那块用的晶振是50M(fpga cyclone那块晶振是25M),我想问问在哪份资料的哪个位置(大概)有写关于这个值的资料,就是说能提供什么范围的晶振,我在max ii的handbook里没有找到啊?
2、同标题,我看的时候,想了想bank的问题,在handbook里面找到一幅图,但是注释里面写“仅仅是一幅示意图,还请查看pin list或者quartus ii”。在特权的电路原理图里,pin2---pin51是bank1,pin52---pin100+pin1是bank2的,靠示意图果然不行。在官网资料中的“Device Pin-Out Files”下面只看到对特别管脚的说明(像JTAG的4个管脚和VCCINT,CLK0123什么的是什么pin number),没有写bank的事啊。。。。我想问问哪个资料有写哪些管脚是属于哪个bank的 |
阿莫论坛20周年了!感谢大家的支持与爱护!!
知道什么是神吗?其实神本来也是人,只不过神做了人做不到的事情 所以才成了神。 (头文字D, 杜汶泽)
|