搜索
bottom↓
回复: 7

altera FPGA芯片的IO损坏,有哪些原因导致?有没有办法修复?

[复制链接]

出0入0汤圆

发表于 2012-9-27 10:53:04 | 显示全部楼层 |阅读模式
很奇怪的情况:
货是全新原装的, 但是厂里批量焊好后,发现少许板子上,altera FPGA芯片的某个IO损坏,引脚不固定,比如:这个板子是PIN1,别的板子可能是PIN10.
表现为与地近乎短接。

有哪些原因导致?有没有办法修复?

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入0汤圆

 楼主| 发表于 2012-9-27 14:48:08 | 显示全部楼层
有时候 IO对GND电阻有300-400R,对3.3V电阻仅有50-70R。接近于对3.3V短路。
这种情况有可能是什么原因导致?

出0入0汤圆

发表于 2012-9-27 14:58:12 | 显示全部楼层
esd被击穿了

出0入0汤圆

发表于 2012-9-27 14:58:14 | 显示全部楼层
尽量不要用万用表去测量IO对地和对电源的电阻

出0入12汤圆

发表于 2012-9-27 21:37:03 | 显示全部楼层
青年湖畔 发表于 2012-9-27 14:58
尽量不要用万用表去测量IO对地和对电源的电阻

请教如果要测量怎么办?

出0入0汤圆

发表于 2012-9-27 21:41:37 | 显示全部楼层
skynet 发表于 2012-9-27 21:37
请教如果要测量怎么办?

不用二极管档,用2K电阻档

出0入0汤圆

发表于 2012-9-28 19:50:36 | 显示全部楼层
会不会是板子焊短路了……

出0入0汤圆

发表于 2012-10-2 02:11:50 | 显示全部楼层
你好楼主,我最近做项目也遇到一个类似的狗屎情况,是用的EPM1270C5N这个片子,一共10片,到手后6片引脚歪了不说,焊接完毕后只有三片的用到的引脚是全好的,其余的坏了的的引脚有完全不受控制的高电平、低电平、反相(很奇怪吧)、乱糟糟的等等,很是不解加郁闷。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 12:17

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表