搜索
bottom↓
回复: 1

关于DCFIFO 宏功能模块问题

[复制链接]

出0入0汤圆

发表于 2011-7-24 10:12:21 | 显示全部楼层 |阅读模式
最近我在研究FIFO 模块。quartus 软件中仿真模式有三种:功能,时序和timing use fast timing.实际仿真中发现功能仿真方式没有器件延时,属于理想情况,其余两种都有延时。对于这三种仿真模式具体介绍可以在哪里找到官方PDF文档?另外FIFO模块中有两个端口rdusdw wrusdw 描述存储字数的引脚,我参阅了“SC DC FIFO megafunctions ”里面对于这两个引脚的介绍很少,在port specification 中只是介绍了注意事项没有更多有价值信息。在仿真中看到波形图,这两个引脚波形比较混乱,很多地方不太理解,又找不到权威资料。请大家指教我该怎么继续?

   我现在处于仿真阶段,不知道对于FIFO设计方面的学习应该到什么程度?

  我们的项目关于数据采集的,利用FPGA内置FIFO进行缓存。除了要考虑缓存数据量来确定FIFO容量另外定制自己需要的引脚。还需要考虑哪些细节问题?希望有过工程经验的前辈给予指导,多谢!

阿莫论坛20周年了!感谢大家的支持与爱护!!

曾经有一段真挚的爱情摆在我的面前,我没有珍惜,现在想起来,还好我没有珍惜……

出0入0汤圆

发表于 2011-7-24 12:23:04 | 显示全部楼层
回复【楼主位】neulj
-----------------------------------------------------------------------

生成IP模块时,会产生一个时序图的.按这个图的时序设计就行了.不要被什么仿真模式迷惑了
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片。注意:要连续压缩2次才能满足要求!!】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-8-27 17:22

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表