SNOWA 发表于 2023-9-8 16:48:08

为什么电量计量芯片采集电压的外围电路都是要求这样设计的?


如上图,为什么电压采集的通道不是像电流采集通道那样一个采样电阻的两端接到VP和VN就完事了?
下面1K电阻对地连到VN上起到什么作用?
非隔离的电量计量方案能否不共地?采集电压就以大电阻线路+小电阻(比如300K+1K+300K)采样的方式采集,采集电流就直接用小电阻(比如0.1毫欧)的方式采集?

DOER 发表于 2023-9-8 16:50:07

高电压需要分压来变小啊

jadegu 发表于 2023-9-8 17:06:22

本帖最后由 jadegu 于 2023-9-8 17:11 编辑

这不是RC低通滤波吗
坛子里有RN8209的资料,也可以参考。

SNOWA 发表于 2023-9-8 17:19:21

DOER 发表于 2023-9-8 16:50
高电压需要分压来变小啊
(引用自2楼)

这个我当然知道,但VAN接1K电阻到地是什么作用?

SNOWA 发表于 2023-9-8 17:20:52

jadegu 发表于 2023-9-8 17:06
这不是RC低通滤波吗
坛子里有RN8209的资料,也可以参考。
(引用自3楼)

我找到一些资料说的是:消除输入阻抗不平衡导致的失调电压。
看来得恶补一下运放相关的知识了~~

ziruo2002ab 发表于 2023-9-8 19:02:20

SNOWA 发表于 2023-9-8 17:20
我找到一些资料说的是:消除输入阻抗不平衡导致的失调电压。
看来得恶补一下运放相关的知识了~~ ...
(引用自5楼)

没用。Va和Vb本来就是对称的,再搞内部对称没什么意义。
说不定作者是拍脑袋想出来的。
页: [1]
查看完整版本: 为什么电量计量芯片采集电压的外围电路都是要求这样设计的?