kaka2007f2 发表于 2017-4-13 16:37:48

FPGA 的主晶振用温补晶振,但不知道用什么波形的

         目前用的温补晶振 之前用的有两种 有正弦波 和ttl方波两种 正弦波的幅度小 1V 左右

之前同事用的是正玄波的,有没有人用过,我感觉应该用ttl的给fpga提供时钟

sme 发表于 2017-4-14 11:17:31

用TTL..........

qsmq46 发表于 2017-4-14 11:48:45

晶振的输出电平是和FPGA的时钟输入IO的电平相匹配的,例如FPGA时钟输入口的电平标准是3.3V,那晶振就用LVTTL的,如果FPGA的时钟输入口电平是1.8,1.5甚至更低,就建议用1V正弦波,就是取决于FPGA你用到的时钟输入IO那个BANK的供电电压。

xjmlfm1 发表于 2017-4-14 12:35:48

能用正弦就不用TTL的
要不然辐射发射实验很难通过

7802848 发表于 2017-4-14 16:04:02

进fpga的时钟会进pll或者dll,正弦波更好

kaka2007f2 发表于 2017-4-21 08:43:08

qsmq46 发表于 2017-4-14 11:48
晶振的输出电平是和FPGA的时钟输入IO的电平相匹配的,例如FPGA时钟输入口的电平标准是3.3V,那晶振就用LVTT ...

我是2.5V 供电的bank ,关键是没找到文档说低幅度的信号是否可以输入

kaka2007f2 发表于 2017-4-21 08:43:55

xjmlfm1 发表于 2017-4-14 12:35
能用正弦就不用TTL的
要不然辐射发射实验很难通过

对,正弦的幅度和尖峰少

kaka2007f2 发表于 2017-4-21 08:44:37

7802848 发表于 2017-4-14 16:04
进fpga的时钟会进pll或者dll,正弦波更好

恩,关键是怕正弦波的幅度不行

wiser803 发表于 2017-4-21 17:16:57

50兆以下用方波较好,以上则正弦波有优势辐射小。

ibmx311 发表于 2017-4-24 08:29:57

用尽可能纯的正弦波

allen0871 发表于 2017-4-24 14:30:30

试过,2.5v供电正弦波的那种不行,幅度不够
页: [1]
查看完整版本: FPGA 的主晶振用温补晶振,但不知道用什么波形的