wangjun403 发表于 2013-12-28 13:27:17

谈谈这个时序图怎么理解



首先,第一敏感的是读写均都信号(DIOR/DIOW)的下降沿

然后就有疑问了
如果,DIOR/DIOW的默认电平为高,那么t1时间之前,也会有下降沿,那么这个时候为什么不读写数据

如果,DIOR/DIOW的默认电平为低,都比较好理解,但实际测的默认电平是高

maimaige 发表于 2013-12-28 16:16:10

具体不懂,你这个图里面DIOR那条里面最前面,和最后面都是高电平。t3和t4不懂,是上跳沿读,下跳沿写吗

湛泸骏驰 发表于 2013-12-28 16:19:06

最好将完整的发上来,光看不好看,英文还是有帮助的

wavelee123 发表于 2013-12-28 16:32:57

我的理解是:ADDR信号在DIOR/DIOW信号为低时可变化,为了保证ADDR信号能够无误的送入IC内部,至少要延时t1,若是写数据,DD信号要在DIOR/DIOW信号变为低前t3有效,t4对整个时许应该影响不大。若是读数据,应该在DIOR/DIOW为低时t6内读取。DIOR/DIOW为高的时间至少要t2。

NJ8888 发表于 2014-1-5 22:17:13

从截图看,t1对应下面一个被你裁掉波形,所以没法解释t1问题

sharom 发表于 2014-1-15 17:52:28

也是真心的没看懂。

mcuprogram 发表于 2014-1-15 18:26:13

楼主usb 芯片把

bigZ 发表于 2014-1-15 20:48:42

图中标注的所有时间t都是在说明,在这2个边沿跳变之间的时间是有要求的,不能太短也不能太长,具体长短一般见于手册后面的电气特性
页: [1]
查看完整版本: 谈谈这个时序图怎么理解