求教:LGT内核面积多大??
网上说Cortex-M0内核大小是12K门,好奇LGT的内核有多大?需要几K门?相对于Cortex-M0内核省出来的gate是不是够UART、SPI、I2C模块了??
另外,PIC16指令比AVR和51少那么多,应该面积最小了吧??看到很多台湾的那些非常便宜的MCU都使用类似PIC16的结构,应该也是因为内核需要的Gate少的缘故吧
纯粹好奇,,, 搭车问一下:定时器这些外设占的面积是不是也很大? AVR的内核分XMEGA,MEGA和TINY, 大小是不同的,单都远小于Cortex-M0。
PIC的指令有12、14、16,支持的指令比较精简,因此内核也应该比较小,
AVR虽然有100多条指令,其实大部分都是别名,算起来一共差不多50多条指令。
AVR一般是32个8位寄存器,比PIC多,但PIC需要单独的寄存器做STACK
所以总体算起来,AVR和PIC16的内核应该是差不多大小。
定时器的的面积也不算很大,看是多少位的定时器,要支持多少路输出比较和输入俘获
总体说, 站的比重不大
对于大部分数模混合MCU来说,数字部分应该是在20%~40%左右
LGT 发表于 2013-11-15 16:51 static/image/common/back.gif
AVR的内核分XMEGA,MEGA和TINY, 大小是不同的,单都远小于Cortex-M0。
PIC的指令有12、14、16,支持的指令 ...
请问什么是数模混合MCU??
有ADC的是不是就是数模混合MCU啊??
还是说要ADC、比较器、放大器、DAC都有才算是混合MCU?? LGT 发表于 2013-11-15 16:51 static/image/common/back.gif
AVR的内核分XMEGA,MEGA和TINY, 大小是不同的,单都远小于Cortex-M0。
PIC的指令有12、14、16,支持的指令 ...
要是能来一个AVR内部模块的框图就好啦 据说ADC占的面积比较大 笑笑我笑了 发表于 2013-11-15 17:53 static/image/common/back.gif
据说ADC占的面积比较大
我猜也是。这种模拟的东西,内部需要放大器,甚至有些ADC的内部都有DAC。还有比较器等。 本帖最后由 Gorgon_Meducer 于 2013-11-19 10:13 编辑
普通MCU用的ADC面积一般都可以做到0.5mm2以内(算上参考源和PGA)。定时器之类的东西面积一般在0.0xmm2级别。
Cortex M0的面积也要看配置,比如带不带NVIC啊,带几个啊,是否支持调试啊,支持几个硬件断点啊,乘法器是单周期
的还是32个周期的,是否带Systick啊,据说最小配置的Cortex M0 面积已经非常非常小了。另外一个面积比较大的就是对
电压的支持,支持3.3v的IO PAD面积比支持5v耐压的要小的很多。对一个芯片来说,面积的大头是Flash, SRAM和PMU,
剩下依次就是模拟外设,最后就是数字外设了。数字外设面积大小粗略的可以根据寄存器里面有效位数的总和来进行排序,
这个顺序一般差不了多少。举例来说,比如你一个寄存器是32位宽的,但实际只用了3个BIT,那么对这个寄存器来说,有
效的位就只有3个BIT。还有一些只写的寄存器,这类寄存器的位一般也可以不算入有效位。
估计3K门左右 大户是 存储器 FlashSRAM 等等 能否做个4M字节flash的,卖6元的MCU,可以做很多应用呀。 blue1025 发表于 2014-6-30 22:39
能否做个4M字节flash的,卖6元的MCU,可以做很多应用呀。
楼上的哥们,你们的8K OTP 的 51MCU 啥时候上市呀。 正在加紧设计,9月mlm流片 otp 51 大把啊 来看看发现自己一直在学习{:lol:} 不懂,帮定顶顶顶顶顶顶顶顶 长知识了 有图片就更好不过了.....
页:
[1]