mayo20102012 发表于 2013-11-14 16:50:14

画FPGA系统板时,如果我不需要AS下载,那AS下载端口可否去掉

画FPGA系统板时,如果我不需要AS下载,那AS下载端口可否去掉,真心不想画板,所以想能省就省,能少就少。。

mitchell 发表于 2013-11-14 16:54:10

AS端口早就可以舍弃了。。JTAG解决一切

mayo20102012 发表于 2013-11-14 16:57:38

mitchell 发表于 2013-11-14 16:54 static/image/common/back.gif
AS端口早就可以舍弃了。。JTAG解决一切

谢谢大神,那我果断去了,不然这板画的恶心。。。。

zxq6 发表于 2013-11-14 16:57:42

mitchell 发表于 2013-11-14 16:54 static/image/common/back.gif
AS端口早就可以舍弃了。。JTAG解决一切

请问一下,jtag如何对EPCS读写呢?Qii的环境下,不用EDS

caplsc 发表于 2013-11-14 17:01:33

zxq6 发表于 2013-11-14 16:57 static/image/common/back.gif
请问一下,jtag如何对EPCS读写呢?Qii的环境下,不用EDS

google搜索《使用JTAG模式下下载EPCS器件的方法》

mayo20102012 发表于 2013-11-14 17:08:48

caplsc 发表于 2013-11-14 17:01 static/image/common/back.gif
google搜索《使用JTAG模式下下载EPCS器件的方法》

也就是我的那个EPCS4器件可以不用了吧?

NEWT 发表于 2013-11-14 17:16:03

EPCS4还是省不了吧- -
涨见识了- -原来JTAG就能下- -一个板子上俩接口确实看起来很烦

zxq6 发表于 2013-11-14 17:24:04

mayo20102012 发表于 2013-11-14 17:08 static/image/common/back.gif
也就是我的那个EPCS4器件可以不用了吧?

如果掉电要保存,就需要,掉电不保存则不用。

mayo20102012 发表于 2013-11-14 17:25:06

NEWT 发表于 2013-11-14 17:16 static/image/common/back.gif
EPCS4还是省不了吧- -
涨见识了- -原来JTAG就能下- -一个板子上俩接口确实看起来很烦 ...

我的意思是使用JTAG把程序吓到FPGA的片内ram,而不需要EPCS4来存储。这样行吗?

mayo20102012 发表于 2013-11-14 17:26:03

zxq6 发表于 2013-11-14 17:24 static/image/common/back.gif
如果掉电要保存,就需要,掉电不保存则不用。

不保存,我只在线调试就行,反正现在也不是做产品,没必要掉电保存。谢谢你啦

denike 发表于 2013-11-14 17:27:33

那样掉电就没程序啦,烧jic文件到EPCS

banye2010 发表于 2013-11-14 18:01:10

JTAG可以烧写EPCS,从来不用AS模式

mayo20102012 发表于 2013-11-14 18:12:51

banye2010 发表于 2013-11-14 18:01 static/image/common/back.gif
JTAG可以烧写EPCS,从来不用AS模式

额 我现在是连EPCS都不想往板上画了,其实我的目的不是画板,逼不得已才画的。所以能简单就简单。。{:lol:}

mayo20102012 发表于 2013-11-14 18:13:16

denike 发表于 2013-11-14 17:27 static/image/common/back.gif
那样掉电就没程序啦,烧jic文件到EPCS

额 我只需要在线调试啦。。。

mayo20102012 发表于 2013-11-14 18:17:02

mayo20102012 发表于 2013-11-14 18:13 static/image/common/back.gif
额 我只需要在线调试啦。。。

我侧意思我不要这个EPCS,应该不会影响我用JTAG在线调试下载程序吧?

yayakimwu 发表于 2013-11-14 18:27:31

我从来不用AS座的,直接JTAG搞定一切

mayo20102012 发表于 2013-11-14 18:37:53

yayakimwu 发表于 2013-11-14 18:27 static/image/common/back.gif
我从来不用AS座的,直接JTAG搞定一切

那你那个EPCS也没用吧?

yayakimwu 发表于 2013-11-14 18:40:50

掉电需要保存的肯定要用EPCS了,否则上电怎么配置器件呢?

yayakimwu 发表于 2013-11-14 18:41:22

如果只想用JTAG在线调试的话,可以不用EPCS

mayo20102012 发表于 2013-11-14 19:08:21

yayakimwu 发表于 2013-11-14 18:41 static/image/common/back.gif
如果只想用JTAG在线调试的话,可以不用EPCS

嗯 知道了,,谢谢。。。

NEWT 发表于 2013-11-14 19:46:52

mayo20102012 发表于 2013-11-14 17:25 static/image/common/back.gif
我的意思是使用JTAG把程序吓到FPGA的片内ram,而不需要EPCS4来存储。这样行吗? ...

不需要掉电保存程序的话不需要EPCS

zhongpeng123 发表于 2013-11-21 08:48:04

JTAG口可以实现配置,验证也可以不要epcs,但是,最好带着吧。没几个钱,也占不了多大地方。

yongjia 发表于 2013-11-21 10:57:37

mayo20102012 发表于 2013-11-14 16:57 static/image/common/back.gif
谢谢大神,那我果断去了,不然这板画的恶心。。。。

你的是那个厂家的FPGA?我曾经画XILINX V5 LXS330,每个1760脚,板子上有2片,累死个人了,弄了好几个月,一个人从原理图到PCB,再从设计要求重新搞SCH,PCB,如此这般倒腾好几次,每次都是大动,哎……

guozs1984 发表于 2014-2-10 10:11:03

是啊,用jtag 下载程序,.sop格式的,掉电会丢失。
如果是产品,程序还得烧写外部flash中的。上电时,程序导入到 fpga的ram中。

To: yongjia
1760个脚,这么多,没见过。能上传个图么?开开眼界。
页: [1]
查看完整版本: 画FPGA系统板时,如果我不需要AS下载,那AS下载端口可否去掉