kidd99999 发表于 2013-9-16 14:25:56

求助,何种原因能使开关电源MOS驱动信号加负载时失真

本帖最后由 kidd99999 于 2013-9-16 14:30 编辑

这是一款DC-DC buck CVCC驱动,已经制作出批量合格产品,但是在最近的一块板上,发现以下现象。线路与之前小批量应用无太大变化,只是板子尺寸原样放大了一倍多,但是主控电路驱动电路都没动。

在无负载情况下,mos驱动端,驱动信号输出正常,一旦加上负载,mos驱动端驱动信号会变形失真,导致负载电流达不到要求。

以下情况均为输入10V,设计输出4.12V,理论上的最大输出20A

上图为空载时,HG端驱动mosfet信号。

上图为空载时,LG端mosfet驱动信号

上图为添加负载后,HG端mosfet驱动信号(单周期),完全失真

上图为添加负载后,HG端mosfet驱动信号(多周期)

上图为添加负载后,LG端mosfet驱动信号(多周期)

上图为添加负载后,LG端mosfet驱动信号(单周期)
设计10A但实际只有可怜的1A

初步估计,某种原因,导致添加负载后,芯片驱动信号完全失真,导致不能达到要求电流。
和一些朋友讨论过,有人说是容性器件和感性器件选择不好。改换一批容性器件和电感后,负载能力多少强了一点,但是扔没有根本改善(换器件后,达到2A)。
也有人说是电压反馈信号和恒流反馈信号问题,但是由于近期很忙,尚没有时间测试。期望广大莫友集思广益,帮助解答。

k005 发表于 2013-9-16 15:50:42

因为功率部分的线路长了。
MOSFET D端有振荡波形,通过G-D之间电容,影响G端波形。
解决办法: 减少功率部分环路,把地线(BUCK前电解电容地 — 续流二极管地— BUCK后电解电容地—芯片地— 驱动芯片浮地)处理好!

kidd99999 发表于 2013-9-20 16:43:03

k005 发表于 2013-9-16 15:50 static/image/common/back.gif
因为功率部分的线路长了。
MOSFET D端有振荡波形,通过G-D之间电容,影响G端波形。
解决办法: 减少功率部 ...

多谢提醒,更新线路后,会告诉大家结果。

zhiwei 发表于 2013-9-20 17:24:44

驱动线路过长导致振荡,米勒效应引起米勒平台,共地位置不好引起驱动噪声

gyzzg2030 发表于 2013-9-20 17:27:57

PCB没布好
页: [1]
查看完整版本: 求助,何种原因能使开关电源MOS驱动信号加负载时失真